自校准时间-数字转换器集成电路制造技术

技术编号:23161100 阅读:40 留言:0更新日期:2020-01-21 21:51
本发明专利技术公开一种用于基于单光子雪崩二极管(SPAD)的深度感测的自校准时间‑数字转换器(TDC)集成电路。电路包含:SPAD矩阵,具有多个以m行和n列布置的SPAD像素,SPAD像素的每一列中的SPAD像素由列总线连接;全域延迟锁相环(DLL)单元,具有n个缓冲器和n个时钟信号;以及图像信号处理单元,用于从列TDC阵列接收图像信号。电路还可包含:行控制单元,配置成针对传输信号启用每一行中的一个SPAD像素;循环n路复用器,用于在全域DLL单元中循环复用n个时钟信号;列TDC阵列,具有n个TDC,每一TDC更包括计数器和锁存器,每一TDC的锁存器连接到用于循环复用的循环n路复用器。

【技术实现步骤摘要】
自校准时间-数字转换器集成电路
本公开中所描述的技术大体上涉及自校准时间-数字转换器集成电路。
技术介绍
集成电路(integratedcircuit,IC)是一种制造到半导体材料的薄型衬底表面中的电子电路。IC现今用于几乎所有电子设备中且已彻底改变电子装置世界。计算机、移动电话以及其它数字家用电器现在是现代社会结构不可分割的部分,通过生产IC的低成本而使这成为可能。
技术实现思路
根据本揭露的一些实施例,提供一种自校准时间-数字转换器集成电路,所述电路包括:单光子雪崩二极管矩阵,具有多个以m行及n列布置的单光子雪崩二极管像素,其中单光子雪崩二极管像素的每一列中的所述单光子雪崩二极管像素由列总线连接;全域延迟锁相环单元,具有n个缓冲器及n个时钟信号;以及图像信号处理单元,用于从所述列时间-数字转换器阵列接收图像信号。附图说明根据结合附图阅读的以下详细描述最好地理解本公开的一些实施例的各方面。应注意,根据行业中的标准惯例,各种特征未按比例绘制。实际上,为了论述清晰起见,可任意增大或减小各种特征的尺寸。<本文档来自技高网...

【技术保护点】
1.一种自校准时间-数字转换器集成电路,其特征在于,所述电路包括:/n单光子雪崩二极管矩阵,具有多个以m行及n列布置的单光子雪崩二极管像素,其中单光子雪崩二极管像素的每一列中的所述单光子雪崩二极管像素由列总线连接;/n全域延迟锁相环单元,具有n个缓冲器及n个时钟信号;以及/n图像信号处理单元,用于从所述列时间-数字转换器阵列接收图像信号。/n

【技术特征摘要】
20180711 US 62/696,389;20190627 US 16/454,3581.一种自校准时间-数字转换器集成电路,其特征在于,所述电路包括:
单光子雪崩二...

【专利技术属性】
技术研发人员:殷勤周国煜叶尚府赵亦平李其霖
申请(专利权)人:台湾积体电路制造股份有限公司
类型:发明
国别省市:中国台湾;71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1