一种系统级芯片SOC技术方案

技术编号:22583605 阅读:45 留言:0更新日期:2019-11-17 23:39
本实用新型专利技术实施例公开了一种系统级芯片SOC,所述SOC包括:电源模块、MCU内核、高性能运算处理器内核、可编程DC‑DC开关电压调节器、可编程时钟产生器,所述MCU内核的电源输入端连接着所述电源模块的一路电源输入端;所述MCU内核的一路信号控制端基于信号线连接着所述可编程DC‑DC开关电压调节器,所述MCU内核的另一路信号控制端基于信号线连接着可编程时钟产生器。在本实用新型专利技术实施例中,使得SOC电路具有相应的可编程DC‑DC开关电压调节器、可编程时钟产生器,能在MCU内核控制性实现对高性能运算处理器内核上的工作电压和工作时钟进行调节控制。

A system level SOC

The embodiment of the utility model discloses a system level chip SOC, which comprises a power module, a MCU core, a high-performance computing processor core, a programmable DC \u2011 DC switching voltage regulator, and a programmable clock generator. The power input end of the MCU core is connected with a power input end of the power module; a signal control end of the MCU core is connected based on a signal line Then the programmable DC \u2011 DC switch voltage regulator, and another signal control terminal of the MCU core is connected with the programmable clock generator based on the signal line. In the embodiment of the utility model, the SOC circuit has a corresponding programmable DC \u2011 DC switch voltage regulator and a programmable clock generator, which can adjust and control the working voltage and the working clock on the core of the high-performance operation processor in the control of the MCU core.

【技术实现步骤摘要】
一种系统级芯片SOC
本技术涉及电子电路
,尤其涉及一种系统级芯片SOC。
技术介绍
SOC为系统级芯片或者片上系统,是一个将计算机或其他电子系统集成单一芯片的集成电路。系统芯片可以处理数字信号、模拟信号、混合信号甚至更高频率的信号。系统芯片常常应用在嵌入式系统中。系统芯片的集成规模很大,一般达到几百万门到几千万门。SOC相对比较灵活,它可以将ARM架构的处理器与一些专用的外围芯片集成到一起,组成一个系统。其实现有的ARM处理器如Hisi-3507、hisi3516等处理器都是一个SOC系统,尤其是应用处理器它集成了许多外围的器件,为执行更复杂的任务、更复杂的应用提供了强大的支持。由于SOC自身的灵活性,它将多个器件集成到一个极小的芯片上从而组成一个系统,SOC芯片可在版图层面上结合工艺、电路设计等因素对系统的功耗进行系统的优化,这样比由现今外围的PCB版搭建出来的系统功耗更低,占用面积更小。目前,在高性能运算SOC缺乏一种有效的电路能灵活地同时调整工作电压以及工作时钟频率,现有SOC电路结构致使系统的功耗会存在冗余的浪费。
技术实现思路
本技术的目的在于克服现有技术的不足,本技术提供了一种系统级芯片SOC,使得SOC电路具有相应的可编程DC-DC开关电压调节器、可编程时钟产生器,能在MCU内核控制性实现对高性能运算处理器内核上的工作电压和工作时钟进行调节控制。为了解决上述问题,本技术提出了一种系统级芯片SOC,所述SOC包括:电源模块、MCU内核、高性能运算处理器内核、可编程DC-DC开关电压调节器、可编程时钟产生器,其中:所述电源模块的一路电源输入端连接所述MCU内核,另一路电源输入端基于可编程DC-DC开关电压调节器连接所述高性能运算处理器内核;所述可编程DC-DC开关电压调节器的电源输入端连接着所述电源模块,所述可编程DC-DC开关电压调节器的电源输出端连接着所述高性能运算处理器内核;所述可编程DC-DC开关电压调节器的信号控制端基于信号线连接着所述MCU内核;所述MCU内核的电源输入端连接着所述电源模块的一路电源输入端;所述MCU内核的一路信号控制端基于信号线连接着所述可编程DC-DC开关电压调节器,所述MCU内核的另一路信号控制端基于信号线连接着可编程时钟产生器;所述可编程时钟产生器的信号输入端连接着MCU内核,所述可编程时钟产生器的信号输出端连接着高性能运算处理器内核;所述高性能运算处理器内核的电源端连接着所述可编程DC-DC开关电压调节器,所述高性能运算处理器内核的信号端连接着所述可编程时钟产生器。所述系统级芯片SOC还包括电压域转换模块,所述电压域转换模块的信号端连接着高性能运算处理器内核和MCU内核。所述系统级芯片SOC还包括用于在SOC上电后和SOC工作时产生上电复位信号的复位产生模块。所述系统级芯片SOC还包括内核时钟产生器,所述内核时钟产生器与所述MCU内核基于信号线连接。在本技术实施例中,在高性能运算SOC应用场景中,可以结合SOC电路结构的改进,在SOC上可以灵活地同时调整工作电压以及工作时钟频率,使系统的功耗与性能比处理更优的状态,可以降低高性能运算SOC的功耗。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。图1是本技术实施例中的系统级芯片SOC的电路原理图图2示出了本技术实施例中的系统级芯片SOC的另一电路原理图。具体实施方式下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。具体的,图1示出了系统级芯片SOC的电路原理图,SOC包括:电源模块、MCU内核、高性能运算处理器内核、可编程DC-DC开关电压调节器、可编程时钟产生器,其中:所述电源模块的一路电源输入端连接所述MCU内核,另一路电源输入端基于可编程DC-DC开关电压调节器连接所述高性能运算处理器内核;所述可编程DC-DC开关电压调节器的电源输入端连接着所述电源模块,所述可编程DC-DC开关电压调节器的电源输出端连接着所述高性能运算处理器内核;所述可编程DC-DC开关电压调节器的信号控制端基于信号线连接着所述MCU内核;所述MCU内核的电源输入端连接着所述电源模块的一路电源输入端;所述MCU内核的一路信号控制端基于信号线连接着所述可编程DC-DC开关电压调节器,所述MCU内核的另一路信号控制端基于信号线连接着可编程时钟产生器;所述可编程时钟产生器的信号输入端连接着MCU内核,所述可编程时钟产生器的信号输出端连接着高性能运算处理器内核;所述高性能运算处理器内核的电源端连接着所述可编程DC-DC开关电压调节器,所述高性能运算处理器内核的信号端连接着所述可编程时钟产生器。所述系统级芯片SOC还包括电压域转换模块,所述电压域转换模块的信号端连接着高性能运算处理器内核和MCU内核。所述系统级芯片SOC还包括用于在SOC上电后和SOC工作时产生上电复位信号的复位产生模块。所述系统级芯片SOC还包括内核时钟产生器,所述内核时钟产生器与所述MCU内核基于信号线连接。在本技术实施例中,在高性能运算SOC应用场景中,可以结合SOC电路结构的改进,在SOC上可以灵活地同时调整工作电压以及工作时钟频率,使系统的功耗与性能比处理更优的状态,可以降低高性能运算SOC的功耗。具体的,图2示出了系统级芯片SOC的另一电路原理图,高性能运算SOC包括:电源模块(POWER)、复位产生模块(RST_GEN)、可编程DC-DC开关电压调节器(PRG_DC2DC)、可编程时钟产生器(PRG_CKGEN)、内核时钟产生器(CKGEN2)、高性能运算处理器内核(HP_CORE)、MCU内核(MCU_CORE)、电压域转换模块(PDSW)等组成部分。在外部电源供电至高性能运算SOC时,会在高性能运算SOC内部会产生两个内核供电电压。其中,一个供电电压(VDD2)为MCU内核(MCU_CORE)及相关逻辑供电,称之为MCU电压域。另一个供电电压(VDD1)为高性能运算处理器内核(HP_CORE)及相关逻辑供电,称之为高性能运算处理器电压域。复位产生模块(RST_GEN)用于在高性能运算SOC上电后产生高性能运算SOC上电复位信号,并且在高性能运算SOC工作时中产生高性能运算SOC所需其它复位信号。内核时钟生产器(CKGEN2)用于产生MCU本文档来自技高网...

【技术保护点】
1.一种系统级芯片SOC,其特征在于,所述SOC包括:电源模块、MCU内核、高性能运算处理器内核、可编程DC-DC开关电压调节器、可编程时钟产生器,其中:/n所述电源模块的一路电源输入端连接所述MCU内核,另一路电源输入端基于可编程DC-DC开关电压调节器连接所述高性能运算处理器内核;/n所述可编程DC-DC开关电压调节器的电源输入端连接着所述电源模块,所述可编程DC-DC开关电压调节器的电源输出端连接着所述高性能运算处理器内核;所述可编程DC-DC开关电压调节器的信号控制端基于信号线连接着所述MCU内核;/n所述MCU内核的电源输入端连接着所述电源模块的一路电源输入端;所述MCU内核的一路信号控制端基于信号线连接着所述可编程DC-DC开关电压调节器,所述MCU内核的另一路信号控制端基于信号线连接着可编程时钟产生器;/n所述可编程时钟产生器的信号输入端连接着MCU内核,所述可编程时钟产生器的信号输出端连接着高性能运算处理器内核;/n所述高性能运算处理器内核的电源端连接着所述可编程DC-DC开关电压调节器,所述高性能运算处理器内核的信号端连接着所述可编程时钟产生器。/n

【技术特征摘要】
1.一种系统级芯片SOC,其特征在于,所述SOC包括:电源模块、MCU内核、高性能运算处理器内核、可编程DC-DC开关电压调节器、可编程时钟产生器,其中:
所述电源模块的一路电源输入端连接所述MCU内核,另一路电源输入端基于可编程DC-DC开关电压调节器连接所述高性能运算处理器内核;
所述可编程DC-DC开关电压调节器的电源输入端连接着所述电源模块,所述可编程DC-DC开关电压调节器的电源输出端连接着所述高性能运算处理器内核;所述可编程DC-DC开关电压调节器的信号控制端基于信号线连接着所述MCU内核;
所述MCU内核的电源输入端连接着所述电源模块的一路电源输入端;所述MCU内核的一路信号控制端基于信号线连接着所述可编程DC-DC开关电压调节器,所述MCU内核的另一路信号控制端基于信号线连接着可编程时钟产生器;
所述可编程时...

【专利技术属性】
技术研发人员:万上宏刘志赟
申请(专利权)人:深圳市致宸信息科技有限公司
类型:新型
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1
相关领域技术