The embodiment of the utility model discloses a system level chip SOC, which comprises a power module, a MCU core, a high-performance computing processor core, a programmable DC \u2011 DC switching voltage regulator, and a programmable clock generator. The power input end of the MCU core is connected with a power input end of the power module; a signal control end of the MCU core is connected based on a signal line Then the programmable DC \u2011 DC switch voltage regulator, and another signal control terminal of the MCU core is connected with the programmable clock generator based on the signal line. In the embodiment of the utility model, the SOC circuit has a corresponding programmable DC \u2011 DC switch voltage regulator and a programmable clock generator, which can adjust and control the working voltage and the working clock on the core of the high-performance operation processor in the control of the MCU core.
【技术实现步骤摘要】
一种系统级芯片SOC
本技术涉及电子电路
,尤其涉及一种系统级芯片SOC。
技术介绍
SOC为系统级芯片或者片上系统,是一个将计算机或其他电子系统集成单一芯片的集成电路。系统芯片可以处理数字信号、模拟信号、混合信号甚至更高频率的信号。系统芯片常常应用在嵌入式系统中。系统芯片的集成规模很大,一般达到几百万门到几千万门。SOC相对比较灵活,它可以将ARM架构的处理器与一些专用的外围芯片集成到一起,组成一个系统。其实现有的ARM处理器如Hisi-3507、hisi3516等处理器都是一个SOC系统,尤其是应用处理器它集成了许多外围的器件,为执行更复杂的任务、更复杂的应用提供了强大的支持。由于SOC自身的灵活性,它将多个器件集成到一个极小的芯片上从而组成一个系统,SOC芯片可在版图层面上结合工艺、电路设计等因素对系统的功耗进行系统的优化,这样比由现今外围的PCB版搭建出来的系统功耗更低,占用面积更小。目前,在高性能运算SOC缺乏一种有效的电路能灵活地同时调整工作电压以及工作时钟频率,现有SOC电路结构致使系统的功耗会存在冗余的浪费。
技术实现思路
本技术的目的在于克服现有技术的不足,本技术提供了一种系统级芯片SOC,使得SOC电路具有相应的可编程DC-DC开关电压调节器、可编程时钟产生器,能在MCU内核控制性实现对高性能运算处理器内核上的工作电压和工作时钟进行调节控制。为了解决上述问题,本技术提出了一种系统级芯片SOC,所述SOC包括:电源模块、MCU内核、高性能运算处理器内核、可编程D ...
【技术保护点】
1.一种系统级芯片SOC,其特征在于,所述SOC包括:电源模块、MCU内核、高性能运算处理器内核、可编程DC-DC开关电压调节器、可编程时钟产生器,其中:/n所述电源模块的一路电源输入端连接所述MCU内核,另一路电源输入端基于可编程DC-DC开关电压调节器连接所述高性能运算处理器内核;/n所述可编程DC-DC开关电压调节器的电源输入端连接着所述电源模块,所述可编程DC-DC开关电压调节器的电源输出端连接着所述高性能运算处理器内核;所述可编程DC-DC开关电压调节器的信号控制端基于信号线连接着所述MCU内核;/n所述MCU内核的电源输入端连接着所述电源模块的一路电源输入端;所述MCU内核的一路信号控制端基于信号线连接着所述可编程DC-DC开关电压调节器,所述MCU内核的另一路信号控制端基于信号线连接着可编程时钟产生器;/n所述可编程时钟产生器的信号输入端连接着MCU内核,所述可编程时钟产生器的信号输出端连接着高性能运算处理器内核;/n所述高性能运算处理器内核的电源端连接着所述可编程DC-DC开关电压调节器,所述高性能运算处理器内核的信号端连接着所述可编程时钟产生器。/n
【技术特征摘要】
1.一种系统级芯片SOC,其特征在于,所述SOC包括:电源模块、MCU内核、高性能运算处理器内核、可编程DC-DC开关电压调节器、可编程时钟产生器,其中:
所述电源模块的一路电源输入端连接所述MCU内核,另一路电源输入端基于可编程DC-DC开关电压调节器连接所述高性能运算处理器内核;
所述可编程DC-DC开关电压调节器的电源输入端连接着所述电源模块,所述可编程DC-DC开关电压调节器的电源输出端连接着所述高性能运算处理器内核;所述可编程DC-DC开关电压调节器的信号控制端基于信号线连接着所述MCU内核;
所述MCU内核的电源输入端连接着所述电源模块的一路电源输入端;所述MCU内核的一路信号控制端基于信号线连接着所述可编程DC-DC开关电压调节器,所述MCU内核的另一路信号控制端基于信号线连接着可编程时钟产生器;
所述可编程时...
【专利技术属性】
技术研发人员:万上宏,刘志赟,
申请(专利权)人:深圳市致宸信息科技有限公司,
类型:新型
国别省市:广东;44
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。