基于二乘二取二的逻辑控制设备及系统技术方案

技术编号:22125812 阅读:23 留言:0更新日期:2019-09-18 04:26
本申请实施例提供一种基于二乘二取二的逻辑控制设备及系统,涉及交通控制技术领域,先通过输入输出模块对接收到的多个控制信号进行判断,在判断无误后在输入至主控板模块,然后通过主控板模块对接收的控制信号进行判断,当多个控制信号中的至少一个控制信号满足预设条件时,主控板模块可以根据多个控制信号中的至少一个控制信号准确地生成对应的控制指令,输入输出模块再将控制指令输出至目标设备,以控制目标设备执行与控制信号对应的操作,由此,在下发控制信号时,可以通过多个模块对该控制信号进行判断,在保证无误后生成对应的控制指令,以保证控制指令的准确性,进而可以保证列车的安全行驶。

Logic Control Equipment and System Based on Two-by-Two

【技术实现步骤摘要】
基于二乘二取二的逻辑控制设备及系统
本申请涉及交通控制
,具体而言,涉及一种基于二乘二取二的逻辑控制设备及系统。
技术介绍
随着轨道交通的发展,越来越多的轨道交通方式在人们的生活中出现,如地铁、列车等,由于轨道交通一般都存在有多节车厢,因此在轨道交通的控制系统中,需要对多节车厢进行控制,现有技术中继电器主要通过触点的闭合及断开对控制电路进行控制,因此现有常用的方式是在列车多个车厢设置多个继电器以实现对地铁的控制,但是由于继电器的电气特性,继电器在地铁运行的高温运行环境下容易出现故障,从而难以保证地铁控制系统的安全,进而对列车的安全行驶产生极大的威胁。
技术实现思路
有鉴于此,本申请实施例的目的在于提供一种基于二乘二取二的逻辑控制设备及系统,以改善现有技术中无法保证基于二乘二取二的逻辑控制系统安全性的问题。第一方面,本申请实施例提供了一种基于二乘二取二的逻辑控制设备,所述基于二乘二取二的逻辑控制设备包括电源板模块、主控板模块和输入输出模块,所述输入输出模块与所述主控板模块连接,所述输入输出模块与所述电源板模块连接,所述主控板模块与所述电源板模块连接;所述输入输出模块,用于获取控制目标设备进行操作的多个控制信号,判断所述控制信号是否有误,并将判断无误的多个所述控制信号输出至所述主控板模块;所述主控板模块,用于接收所述无误的控制信号,在所述无误的控制信号中的至少一个控制信号满足预设条件时,根据所述至少一个控制信号生成对应的控制指令;所述输入输出模块,还用于将所述控制指令输出至所述目标设备,以控制所述目标设备执行所述控制指令对应的操作。在上述实现过程中,先通过输入输出模块对接收到的多个控制信号进行判断,在判断无误后在输入至主控板模块,然后通过主控板模块对接收的控制信号进行判断,当多个控制信号中的至少一个控制信号满足预设条件时,主控板模块可以根据多个控制信号中的至少一个控制信号准确地生成对应的控制指令,输入输出模块再将控制指令输出至目标设备,以控制目标设备执行与控制信号对应的操作,由此,在下发控制信号时,可以通过多个模块对该控制信号进行判断,在保证无误后生成对应的控制指令,以保证控制指令的准确性,进而可以保证列车的安全行驶。可选地,所述主控板模块和所述输入输出模块为二乘二取二结构。在上述实现过程中,基于二乘二取二的逻辑控制设备的主控板模块和输入输出模块为二乘二取二结构,从而可以提高主控板模块和输入输出模块的安全性,进而保证地铁的安全行驶。可选地,所述主控板模块包括处理单元、时钟单元和信号收发单元,所述时钟单元与所述处理单元连接,所述处理单元与所述信号收发单元连接;所述时钟单元用于为所述处理单元提供时钟信号;所述信号收发单元用于接收所述输入输出模块发送的多个所述控制信号,并将多个所述控制信号发送至所述处理单元;所述处理单元用于接收所述时钟信号以及多个所述控制信号,并根据所述时钟信号判断多个所述控制信号中的所述至少一个控制信号是否满足预设条件,若满足,则根据所述至少一个控制信号生成对应的所述控制指令;所述信号收发单元还用于接收所述控制指令,并发送所述控制指令至所述输入输出模块。在上述实现过程中,主控板模块中的信号收发单元用于接收输入输出模块发送的多个控制信号,然后将多个控制信号发送至处理单元,以使处理单元可以根据时钟信号对多个控制信号进行判断,处理单元可以根据判断出的满足预设条件的至少一个控制信号准确地生成控制指令,信号收发单元再将控制指令发送至输入输出模块,以使输入输出模块将控制指令发送至目标设备,从而保证目标设备可以根据控制指令执行相应的操作,进而保证地铁的安全运行。可选地,所述处理单元包括第一处理单元和第二处理单元,所述第一处理单元与所述第二处理单元连接;所述第一处理单元,用于接收所述第二处理单元生成的所述控制指令,并比对所述第二处理单元生成的所述控制指令与所述第一处理单元生成的所述控制指令是否一致,若比对不一致,则所述第一处理单元对所述第一处理单元进行故障点检测;所述第二处理单元,用于接收所述第一处理单元生成的所述控制指令,并比对所述第一处理单元生成的所述控制指令与所述第二处理单元生成的所述控制指令是否一致,若比对不一致,则所述第二处理单元对所述第二处理单元进行故障点检测。在上述实现过程中,处理单元包括第一处理单元和第二处理单元,第一处理单元可以对多个控制信号进行判断并生成控制指令,第二处理单元可以对相同的多个控制信号进行判断并生成与第一处理单元生成的相同的控制指令,处理单元对第一处理单元生成的控制指令和第二处理单元生成的控制指令进行判断,若判断不一致,则说明处理单元中有故障点存在,处理单元可以进行故障点检查,从而可以保证主控板模块工作的准确性,进而提高基于二乘二取二的逻辑控制设备的可靠性。可选地,所述第一处理单元包括第一微处理器和第二微处理器,所述第二处理单元包括第三微处理器和第四微处理器;所述第一微处理器与所述时钟单元连接,所述第一微处理器还与所述信号收发单元连接;所述第二微处理器与所述时钟单元连接,所述第二微处理器还与所述信号收发单元连接;所述第三微处理器与所述时钟单元连接,所述第三微处理器还与所述信号收发单元连接;所述第四微处理器与所述时钟单元连接,所述第四微处理器还与所述信号收发单元连接。在上述实现过程中,第一处理单元包括第一微处理器和第二微处理器,第二处理单元包括第三微处理器和第四微处理器,每一个微处理器都与信号收发单元以及时钟单元连接,保证每个微处理器接收到的控制信号是相同的,若处理单元没有出现故障,则每个微处理器根据控制信号以及时钟信号生成的控制指令是一致的,若一个微处理器出现故障,则可以用其他正常的微处理器生成的控制指令作为处理单元生成的控制指令,因此可以保证处理单元具有一定的容错性,从而保证了基于二乘二取二的逻辑控制设备的安全性,进而保证地铁的安全行驶。可选地,所述输入输出模块包括输入单元、输入输出处理单元、输出单元和通讯单元,所述输入单元与所述输入输出处理单元连接,所述输入输出处理单元与所述输出单元连接,所述输入输出处理单元通过所述通讯单元与所述主控板模块连接;所述输入单元,用于获取控制所述目标设备进行操作的多个所述控制信号,并将多个所述控制信号发送至所述输入输出处理单元;所述输入输出处理单元,用于判断多个所述控制信号是否有误,并将判断无误的多个所述控制信号通过所述通讯单元发送至所述主控板模块;所述输入输出处理单元,还用于接收所述主控板模块通过所述通讯单元发送的所述控制指令,并判断所述控制指令是否无误,并将判断无误的所述控制指令发送至所述输出单元;所述输出单元,用于接收所述输入输出处理单元发送的判断无误的所述控制指令,并将所述控制指令发送至所述目标设备,以控制所述目标设备执行所述控制指令对应的操作。在上述实现过程中,输入单元用于获取控制目标设备的多个控制信号,然后输入输出处理单元判断通过输入单元获取的控制信号是否无误,若无误,则可以将控制信号发送至主控板模块,以使主控板模块准确的生成控制指令,输入输出处理单元还可以判断主控板模块生成的控制指令是否无误,并将判断为无误的控制指令通过输出单元发送至目标设备,以保证目标设备可以根据无误的控制指令执行正确的操作,从而可以保证地铁本文档来自技高网...

【技术保护点】
1.一种基于二乘二取二的逻辑控制设备,其特征在于,所述基于二乘二取二的逻辑控制设备包括电源板模块、主控板模块和输入输出模块,所述输入输出模块与所述主控板模块连接,所述输入输出模块与所述电源板模块连接,所述主控板模块与所述电源板模块连接;所述输入输出模块,用于获取控制目标设备进行操作的多个控制信号,判断所述控制信号是否有误,并将判断无误的所述控制信号输出至所述主控板模块;所述主控板模块,用于接收所述无误的控制信号,在所述无误的控制信号中的至少一个控制信号满足预设条件时,根据所述至少一个控制信号生成对应的控制指令;所述输入输出模块,还用于将所述控制指令输出至所述目标设备,以控制所述目标设备执行所述控制指令对应的操作。

【技术特征摘要】
1.一种基于二乘二取二的逻辑控制设备,其特征在于,所述基于二乘二取二的逻辑控制设备包括电源板模块、主控板模块和输入输出模块,所述输入输出模块与所述主控板模块连接,所述输入输出模块与所述电源板模块连接,所述主控板模块与所述电源板模块连接;所述输入输出模块,用于获取控制目标设备进行操作的多个控制信号,判断所述控制信号是否有误,并将判断无误的所述控制信号输出至所述主控板模块;所述主控板模块,用于接收所述无误的控制信号,在所述无误的控制信号中的至少一个控制信号满足预设条件时,根据所述至少一个控制信号生成对应的控制指令;所述输入输出模块,还用于将所述控制指令输出至所述目标设备,以控制所述目标设备执行所述控制指令对应的操作。2.根据权利要求1所述的基于二乘二取二的逻辑控制设备,其特征在于,所述主控板模块和所述输入输出模块为二乘二取二结构。3.根据权利要求2所述的基于二乘二取二的逻辑控制设备,其特征在于,所述主控板模块包括处理单元、时钟单元和信号收发单元,所述时钟单元与所述处理单元连接,所述处理单元与所述信号收发单元连接;所述时钟单元用于为所述处理单元提供时钟信号;所述信号收发单元用于接收所述输入输出模块发送的多个所述控制信号,并将多个所述控制信号发送至所述处理单元;所述处理单元用于接收所述时钟信号以及多个所述控制信号,并根据所述时钟信号判断多个所述控制信号中的所述至少一个控制信号是否满足预设条件,若满足,则根据所述至少一个控制信号生成对应的所述控制指令;所述信号收发单元还用于接收所述控制指令,并发送所述控制指令至所述输入输出模块。4.根据权利要求3所述的基于二乘二取二的逻辑控制设备,其特征在于,所述处理单元包括第一处理单元和第二处理单元,所述第一处理单元与所述第二处理单元连接;所述第一处理单元,用于接收所述第二处理单元生成的所述控制指令,并比对所述第二处理单元生成的所述控制指令与所述第一处理单元生成的所述控制指令是否一致,若比对不一致,则所述第一处理单元对所述第一处理单元进行故障点检测;所述第二处理单元,用于接收所述第一处理单元生成的所述控制指令,并比对所述第一处理单元生成的所述控制指令与所述第二处理单元生成的所述控制指令是否一致,若比对不一致,则所述第二处理单元对所述第二处理单元进行故障点检测。5.根据权利要求4所述的基于二乘二取二的逻辑控制设备,其特征在于,所述第一处理单元包括第一微处理器和第二微处理器,所述第二处理单元包括第三微处理器和第四微处理器;所述第一微处理器与所述时钟单元连接,所述第一微处理器还与所述信号收发单元连接;所述第二微处理器与所述时钟单元连接,所述第二微处理器还与所述信号收发单元连接;所述第三微处理器与所述时钟单元连接,所述第三微处理器还与所述信号收发单元连接;所述第四微处理器与所述时钟单元连接,所述第四微处理器还与所述信号收发单元连接。6.根据权利要求2所述的基于二乘二取二的逻辑控制设备,其特征在于,所述输入输出模块包括输入单元、输入输出处理单元、输出单元和通讯单元,所述输入单元与所述输入输出处理单元连接,所述输入输出处理单元与所述输出单元连接,所述输入输出处理单元通过所述通讯单元与所述主控板模块连接;所述输入单元,用于获取控制所述目标设备进行操作的多个所述控制信号,并将多个所述控制信号发送至所述输入输出处理单元;所述输入输出处理单元,用于判断多个所述控制信号是否有误,并将判断无误的多个所述控制信号通过所述通讯单元发送至所述主控板模块;所述输入输出处理单元,还用于接收所述主控板模块通过所述通讯单元发送的所...

【专利技术属性】
技术研发人员:侯文军傅思良王文辉乐建锐谭诗干李恒瑞王莉邝福銮
申请(专利权)人:深圳地铁运营集团有限公司深圳通业科技股份有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1