膜上芯片和包括膜上芯片的显示装置制造方法及图纸

技术编号:21456123 阅读:21 留言:0更新日期:2019-06-26 05:29
公开了一种膜上芯片和包括膜上芯片的显示装置,该膜上芯片用于选择性地输出栅极传输信号和数据输出以减少数据驱动IC中的输出焊盘的数目。COF包括第一组至第三组数据输入焊盘、栅极输入焊盘和输出焊盘。数据驱动IC包括:第一组至第三组输出缓冲器;第一可切换输出单元,其被配置成选择性地将栅极传输信号和第一组输出缓冲器的输出提供至第一组输出焊盘;以及第二可切换输出单元,其被配置成选择性地将栅极传输信号和第三组输出缓冲器的输出提供至第三组输出焊盘。第二组输出缓冲器的输出被提供至第一组输出焊盘与第三组输出焊盘之间的第二组输出焊盘。

【技术实现步骤摘要】
膜上芯片和包括膜上芯片的显示装置相关申请的交叉引用本申请要求于2017年12月15日提交的韩国专利申请第10-2017-0173219号的权益,其在此通过引用并入本文,就如同在本文中完全阐述一样。
本公开内容涉及一种膜上芯片和包括该膜上芯片的显示装置,用于选择性地输出栅极传输信号和数据输出以减少数据驱动集成电路(IC)中的输出焊盘的数目。
技术介绍
近来,用于使用数字数据显示图像的显示装置的代表性示例包括:使用液晶的液晶显示器(LCD)、使用有机发光二极管(OLED)的OLED显示器和使用电泳颗粒的电泳显示器(EPD)。安装在面板中的板内栅极(GIP)型栅极驱动器已被应用为用于驱动面板的栅极线的栅极驱动器。GIP型栅极驱动器通过GIP传输线接收从印刷电路板(PCB)到其上安装有数据驱动集成电路(IC)的膜上芯片(COF)的所需的GIP驱动信号。包括栅极传输线的COF包括用于兼容的位于电路膜的左侧处的N个栅极输出焊盘以及位于电路膜的右侧处的N个栅极输出焊盘。根据COF的接合位置,仅位于左侧和右侧中的一侧处的N个栅极输出焊盘连接到面板,而位于另一侧处的N个栅极输出焊盘是未使用的伪焊盘。然而,如在OLED显示装置中,当栅极传输信号的数目增加时,在每个COF中形成的栅极输出焊盘的数目也增加,因此,存在COF的输出焊盘间距变窄的问题。当COF的输出焊盘的数目增加时,在COF的接合工艺期间可能发生未对准误差,因此,COF的水平宽度增加,但是存在制造成本随着COF的水平宽度增加而增加的问题。提出了一种另外将两个源极PCB中的每一个分成两块以克服在接合工艺期间的未对准误差的方法,但是另外分开的源极PCB需要通过连接器和柔性电缆彼此连接,因此,存在在接合和组装工艺中操作数目增加的问题,从而增加了生产节拍时间和制造成本。
技术实现思路
在各种实施方式中,本公开内容涉及一种膜上芯片(COF)和包括该膜上芯片的显示装置,用于选择性地输出栅极传输信号和数据输出以减少数据驱动集成电路(IC)中的输出焊盘的数目。本公开内容的另外的优点、目的和特征的一部分将在以下描述中进行阐述,并且一部分对于本领域普通技术人员而言在检查以下内容后将变得显而易见,或者可以从本公开内容的实践中获知。本公开内容的目的和其他优点可以通过在书写的说明书和权利要求书以及附图中特别指出的结构来实现和获得。为了实现这些目的和其他优点并且根据本公开内容的目的,如本文中所体现和广泛描述的,一种膜上芯片包括:数据输入焊盘和栅极输入焊盘,数据输入焊盘和栅极输入焊盘连接到数据驱动集成电路(IC)并且布置在电路膜的第一焊盘区域中;以及第一组输出焊盘、第二组输出焊盘和第三组输出焊盘,第一组输出焊盘、第二组输出焊盘和第三组输出焊盘连接到数据驱动IC并且布置在电路膜的第二焊盘区域中,其中,数据驱动IC包括:第一组输出缓冲器、第二组输出缓冲器和第三组输出缓冲器;第一可切换输出单元,其被配置成选择性地将从栅极输入焊盘接收到的多个栅极传输信号和第一组输出缓冲器的输出提供至第一组输出焊盘;以及第二可切换输出单元,其被配置成选择性地将多个栅极传输信号和第三组输出缓冲器的输出提供至第三组输出焊盘;以及其中,第二组输出缓冲器的输出被提供至布置在第一组输出焊盘与第三组输出焊盘之间的第二组输出焊盘。第一可切换输出单元可以包括第一组多路复用器(MUX),第一组MUX被配置成响应于使能信号来选择多个栅极传输信号或者选择第一组输出缓冲器的输出,并且将所选择的信号或输出提供至第一组输出焊盘。第二可切换输出单元可以包括第二组MUX,第二组MUX被配置成响应于通过反转使能信号而获得的反向使能信号来选择多个栅极传输信号或者选择第三组输出缓冲器的输出并且将所选择的信号或输出输出到第三组输出焊盘。当第一可切换输出单元选择多个栅极传输信号并且将所选择的信号提供至第一组输出焊盘时,第二可切换输出单元可以选择第三组输出缓冲器的输出并且第二组输出缓冲器和第三组输出缓冲器通过第二组输出焊盘和第三组输出焊盘输出数据。当第二可切换输出单元选择多个栅极传输信号并且将所选择的信号提供至第三组输出焊盘时,第一可切换输出单元可以选择第一组输出缓冲器的输出并且第一组输出缓冲器和第二组输出缓冲器通过第一组输出焊盘和第二组输出焊盘输出数据。数据驱动IC可以包括:第一组数字/模拟转换器(DAC)、第二组数字/模拟转换器(DAC)和第三组数字/模拟转换器(DAC),第一组数字/模拟转换器(DAC)、第二组数字/模拟转换器(DAC)和第三组数字/模拟转换器(DAC)连接到相应通道的第一组输出缓冲器、第二组输出缓冲器和第三组输出缓冲器;第一组锁存器、第二组锁存器和第三组锁存器,第一组锁存器、第二组锁存器和第三组锁存器连接到相应通道的第一组DAC、第二组DAC和第三组DAC;以及移位寄存器,其包括第一组级、第二组级和第三组级,第一组级、第二组级和第三组级连接到相应通道的第一组锁存器、第二组锁存器和第三组锁存器以提供采样信号;以及其中,移位寄存器还可以包括:第一解多路复用器(DEMUX),其被配置成响应于使能信号而将锁存起始脉冲提供至第一组级的第一级或第二组级的第一级;以及第二DEMUX,其被配置成响应于反向使能信号而将第二组级的最后一级的采样信号输出到下一端数据驱动IC作为进位输出,或者将采样信号提供至第三组级的第一级。当第一可切换输出单元将多个栅极传输信号提供至第一组输出焊盘时,第二组级和第三组级可以根据第一DEMUX和第二DEMUX的控制来执行移位操作以将像素数据锁存到第二组锁存器和第三组锁存器,并且通过第二组DAC、第二组输出缓冲器和第三组DAC、第三组输出缓冲器将锁存的像素数据提供至第二组输出焊盘和第三组输出焊盘。当第二可切换输出单元将多个栅极传输信号提供至第三组输出焊盘时,第一组级和第二组级可以根据第一DEMUX和第二DEMUX的控制来执行移位操作以将像素数据锁存到第一组锁存器和第二组锁存器,并且通过第一组DAC、第一组输出缓冲器和第二组DAC、第二组输出缓冲器将锁存的像素数据提供至第一组输出焊盘和第二组输出焊盘。栅极输入焊盘可以包括位于数据输入焊盘的一侧外部的第一组栅极输入焊盘和位于另一侧外部的第二组栅极输入焊盘中的至少任一组;以及第一可切换输出单元可以连接到第一组栅极输入焊盘,第二可切换输出单元连接到第二组栅极输入焊盘,或者第一可切换输出单元和第二可切换输出单元通过数据驱动IC的输入端子共同连接到第一组栅极输入焊盘和第二组栅极输入焊盘中的任一组栅极输入焊盘。在本公开内容的另一方面中,一种显示装置包括:面板,其包括像素阵列;第一栅极驱动器和第二栅极驱动器,第一栅极驱动器和第二栅极驱动器连接到面板的相对侧以驱动像素阵列的栅极线;以及多个膜上芯片,在多个膜上芯片中用于驱动像素阵列的数据线的多个数据驱动IC分别安装在多个电路膜上,并且多个膜上芯片连接在面板与印刷电路板(PCB)之间,多个膜上芯片中的连接到第一栅极驱动器的第一膜上芯片和连接到第二栅极驱动器的第二膜上芯片可以使用上述膜上芯片传输多个栅极传输信号。附图说明本申请包括附图以提供对本公开内容的进一步理解,并且附图并入本申请并构成本申请的一部分,附图示出了本公开内容的实施方式并且与说本文档来自技高网
...

【技术保护点】
1.一种膜上芯片,包括:数据输入焊盘和栅极输入焊盘,所述数据输入焊盘和所述栅极输入焊盘连接到数据驱动集成电路IC并且布置在电路膜的第一焊盘区域中;以及第一组输出焊盘、第二组输出焊盘和第三组输出焊盘,所述第一组输出焊盘、所述第二组输出焊盘和所述第三组输出焊盘连接到所述数据驱动IC并且布置在所述电路膜的第二焊盘区域中,其中,所述数据驱动IC包括:第一组输出缓冲器、第二组输出缓冲器和第三组输出缓冲器;第一可切换输出单元,其被配置成选择性地将从所述栅极输入焊盘接收到的多个栅极传输信号和所述第一组输出缓冲器的输出提供至所述第一组输出焊盘;以及第二可切换输出单元,其被配置成选择性地将所述多个栅极传输信号和所述第三组输出缓冲器的输出提供至所述第三组输出焊盘;以及其中,所述第二组输出缓冲器的输出被提供至布置在所述第一组输出焊盘与所述第三组输出焊盘之间的所述第二组输出焊盘。

【技术特征摘要】
2017.12.15 KR 10-2017-01732191.一种膜上芯片,包括:数据输入焊盘和栅极输入焊盘,所述数据输入焊盘和所述栅极输入焊盘连接到数据驱动集成电路IC并且布置在电路膜的第一焊盘区域中;以及第一组输出焊盘、第二组输出焊盘和第三组输出焊盘,所述第一组输出焊盘、所述第二组输出焊盘和所述第三组输出焊盘连接到所述数据驱动IC并且布置在所述电路膜的第二焊盘区域中,其中,所述数据驱动IC包括:第一组输出缓冲器、第二组输出缓冲器和第三组输出缓冲器;第一可切换输出单元,其被配置成选择性地将从所述栅极输入焊盘接收到的多个栅极传输信号和所述第一组输出缓冲器的输出提供至所述第一组输出焊盘;以及第二可切换输出单元,其被配置成选择性地将所述多个栅极传输信号和所述第三组输出缓冲器的输出提供至所述第三组输出焊盘;以及其中,所述第二组输出缓冲器的输出被提供至布置在所述第一组输出焊盘与所述第三组输出焊盘之间的所述第二组输出焊盘。2.根据权利要求1所述的膜上芯片,其中,所述第一可切换输出单元包括第一组多路复用器MUX,所述第一组MUX被配置成响应于使能信号来选择所述多个栅极传输信号或者选择所述第一组输出缓冲器的输出,并且将所选择的信号或输出提供至所述第一组输出焊盘;以及其中,所述第二可切换输出单元包括第二组MUX,所述第二组MUX被配置成响应于通过反转所述使能信号而获得的反向使能信号来选择所述多个栅极传输信号或者选择所述第三组输出缓冲器的输出,并且将所选择的信号或输出输出到所述第三组输出焊盘。3.根据权利要求2所述的膜上芯片,其中,当所述第一可切换输出单元选择所述多个栅极传输信号并且将所选择的信号提供至所述第一组输出焊盘时,所述第二可切换输出单元选择所述第三组输出缓冲器的输出并且所述第二组输出缓冲器和所述第三组输出缓冲器分别通过所述第二组输出焊盘和所述第三组输出焊盘输出数据;或者当所述第二可切换输出单元选择所述多个栅极传输信号并且将所选择的信号提供至所述第三组输出焊盘时,所述第一可切换输出单元选择所述第一组输出缓冲器的输出并且所述第一组输出缓冲器和所述第二组输出缓冲器分别通过所述第一组输出焊盘和所述第二组输出焊盘输出数据。4.根据权利要求2所述的膜上芯片,其中,所述数据驱动IC包括:第一组数字/模拟转换器DAC、第二组数字/模拟转换器DAC和第三组数字/模拟转换器DAC,所述第一组数字/模拟转换器DAC、所述第二组数字/模拟转换器DAC和所述第三组数字/模拟转换器DAC连接到相应通道的所述第一组输出缓冲器、所述第二组输出缓冲器和所述第三组输出缓冲器;第一组锁存器、第二组锁存器和第三组锁存器,所述第一组锁存器、所述第二组锁存器和所述第三组锁存器连接到相应通道的所述第一组DAC、所述第二组DAC和所述第三组DAC;以及移位寄存器,所述移位寄存器包括第一组级、第二组级和第三组级,所述第一组级、所述第二组级和所述第三组级连...

【专利技术属性】
技术研发人员:赵舜东韩在元许俊吾金东柱
申请(专利权)人:乐金显示有限公司
类型:发明
国别省市:韩国,KR

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1