快捷外设互联标准插槽的检测系统及其方法技术方案

技术编号:21398671 阅读:31 留言:0更新日期:2019-06-19 06:55
本发明专利技术公开一种快捷外设互联标准插槽的检测系统及其方法,通过于检测电路板中多路选通芯片选择将PCI‑E插槽的检测信号通过第一信号输出引脚或是第二信号输出引脚提供至JTAG芯片或是ADC,JTAG芯片或是ADC依据检测信号的数值以检测提供检测信号的PCI‑E插槽的第一输入输出信号引脚的连接状态,藉此可以达成提高检测PCI‑E插槽的检测电路板检测覆盖率的技术功效。

【技术实现步骤摘要】
快捷外设互联标准插槽的检测系统及其方法
本专利技术涉及一种检测系统及其方法,尤其是指一种适用于PCI-E插槽的检测系统及其方法。
技术介绍
在笔记本电脑、服务器生产在线,边界扫描技术由于无可替代的优越性,已经得到了广泛接受,基本所有的笔记本电脑、服务器生厂商都在尝试使用并推广这种技术。从实用性角度考虑,在主板线路测试中使用边界扫描技术,最大的应用场景就是测试主板双列直插式内存模块或双线内存模块(DualIn-lineMemoryModule,DIMM)插槽以及快捷外设互联标准(PeripheralComponentInterconnectExpress,PCI-E)插槽。因为这两种插槽在主板上都至少会设置两个以上,且每一个插槽所具有的引脚数量众多,除边界扫描技术外,基本没有能同时保证高覆盖率、低耗时、低成本的测试方法。使用边界扫描技术测试主板的DIMM以及PCI-E插槽,需要设计专用的测试电路板。现有设计的PCI-E插槽测试电路板对于测试覆盖率都有限,特别是PCI-E插槽上的检测信号,由于在不同主板上PCI-E插槽的电性连接方式种类繁多,这会造成PCI-E插槽测试电路板测试覆盖率的困难。PCI-E插槽的输入输出引脚在主板上常见的电性连接情况例如是:电性连接上拉电阻、电性连接下拉电阻、电性连接电源信号、电性连接接地信号、电性连接到主板的系统可编程数组逻辑芯片、PCI-E插槽的输入输出引脚彼此之间有电性连接或是悬空。对于现有常用于测试电路板的JTAG芯片中输入输出引脚于边界扫描模式下,仅于JTAG芯片的封装内且与JTAG芯片的各输入输出引脚对应预设具有上拉电阻,并且上拉电阻式无法被去除的,针对PCI-E插槽的输入输出信号测试,由于在不同主板上所电性连接的方式皆不同,将无法简单的对测试电路板进行设计。综上所述,可知现有技术中长期以来一直存在提供检测PCI-E插槽检测电路板设计仍存在缺失导致检测覆盖率不佳的问题,因此有必要提出改进的技术手段,来解决此问题。
技术实现思路
有鉴于现有技术存在提供检测PCI-E插槽检测电路板设计仍存在缺失导致检测覆盖率不佳的问题,本专利技术遂披露一种快捷外设互联标准插槽的检测系统及其方法,其中:本专利技术所揭露的快捷外设互联标准插槽的检测系统,其包含:主板以及至少一测试电路板,主板还包含:多个快捷外设互联标准(PeripheralComponentInterconnectExpress,PCI-E)插槽;测试电路板分别插设于PCI-E插槽其中之一进行检测,测试电路板还包含:多路选通芯片、联合测试工作组(JointTestActionGroup,JTAG)芯片及模拟数字转换器(Analogtodigitalconverter,ADC)。主板的每一个PCI-E插槽具有多个输入输出信号引脚。测试电路板的多路选通芯片的至少一信号输入引脚自插设的PCI-E插槽的至少一第一输入输出信号引脚接收检测信号。测试电路板的多路选通芯片的控制信号接收引脚接收控制信号,多路选通芯片依据控制信号控制多路选通芯片的信号输入引脚通过多路选通芯片的第一信号输出引脚或是第二信号输出引脚提供检测信号。测试电路板的JTAG芯片的JTAG信号接收引脚接收控制信号以及控制信号序列,以依据控制信号序列设定JTAG芯片为边界扫描(BoundaryScan)模式。测试电路板的JTAG芯片的第一输入输出引脚与多路选通芯片的第一信号输出引脚电性连接以接收检测信号,通过检测信号的数值以检测提供检测信号的PCI-E插槽的第一输入输出信号引脚的连接状态。测试电路板的JTAG芯片通过与多路选通芯片的控制信号接收引脚电性连接的JTAG芯片的第二输入输出引脚提供控制信号至多路选通芯片。测试电路板的JTAG芯片依据持续不断的控制信号序列生成集成电路总线(Inter-IntegratedCircuit,IIC)仿真信号并通过第三输入输出引脚以及第四输入输出引脚提供IIC仿真信号。测试电路板的ADC的信号接收引脚通过电阻分压电路与多路选通芯片的第二信号输出引脚电性连接以接收检测信号并转换为数字的检测信号,通过读取数字的检测信号的数值以检测提供检测信号的PCI-E插槽的第一输入输出信号引脚的连接状态。测试电路板的ADC的第三信号接收引脚以及第四信号接收引脚分别与JTAG芯片的第三输入输出引脚以及第四输入输出引脚电性连接以接收IIC仿真信号。本专利技术所揭露的快捷外设互联标准插槽的检测方法,其包含下列步骤:首先,提供具有多个快捷外设互联标准(PeripheralComponentInterconnectExpress,PCI-E)插槽的主板,每一个PCI-E插槽具有多个输入输出信号引脚;接着,提供具有多路选通芯片、联合测试工作组(JointTestActionGroup,JTAG)芯片以及模拟数字转换器(Analogtodigitalconverter,ADC)的至少测试电路板,测试电路板分别插设于PCI-E插槽其中之一进行检测;接着,多路选通芯片的至少一信号输入引脚自插设的PCI-E插槽的至少一第一输入输出信号引脚接收检测信号;接着,多路选通芯片的控制信号接收引脚接收控制信号,多路选通芯片依据控制信号控制多路选通芯片的信号输入引脚通过多路选通芯片的第一信号输出引脚或是第二信号输出引脚提供检测信号;接着,JTAG芯片的JTAG信号接收引脚接收控制信号以及控制信号序列,以依据控制信号序列设定JTAG芯片为边界扫描(BoundaryScan)模式;接着,JTAG芯片通过与多路选通芯片的控制信号接收引脚电性连接的JTAG芯片的第二输入输出引脚提供控制信号至多路选通芯片;接着,JTAG芯片的第一输入输出引脚与多路选通芯片的第一信号输出引脚电性连接以接收检测信号,通过检测信号的数值以检测提供检测信号的PCI-E插槽的第一输入输出信号引脚的连接状态;接着,JTAG芯片依据持续不断的控制信号序列生成集成电路总线(Inter-IntegratedCircuit,IIC)仿真信号并通过第三输入输出引脚以及第四输入输出引脚提供IIC仿真信号;接着,ADC的第三信号接收引脚以及第四信号接收引脚分别与JTAG芯片的第三输入输出引脚以及第四输入输出引脚电性连接以接收IIC仿真信号;最后,ADC的信号接收引脚通过电阻分压电路与多路选通芯片的第二信号输出引脚电性连接以接收检测信号并转换为数字的检测信号,通过读取数字的检测信号的数值以检测提供检测信号的PCI-E插槽的第一输入输出信号引脚的连接状态。本专利技术所披露的系统及方法如上,与现有技术之间的差异在于通过于检测电路板中多路选通芯片选择将PCI-E插槽的检测信号通过第一信号输出引脚或是第二信号输出引脚提供至JTAG芯片或是ADC,JTAG芯片或是ADC依据检测信号的数值以检测提供检测信号的PCI-E插槽的第一输入输出信号引脚的连接状态。通过上述的技术手段,本专利技术可以达成提高检测PCI-E插槽检测电路板检测覆盖率的技术功效。附图说明图1为本专利技术PCI-E插槽的检测系统的系统架构示意图。图2为本专利技术PCI-E插槽的检测系统的测试电路板组件示意图。图3A以及图3B为本专利技术PCI-E插槽的检测方法的方法流程图。符号说明:10主板11PCI-E插槽1本文档来自技高网
...

【技术保护点】
1.一种快捷外设互联标准插槽的检测系统,其特征在于,其包含:主板,所述主板还包含:多个PCI‑E插槽,每一个PCI‑E插槽具有多个输入输出信号引脚;及至少一测试电路板,所述测试电路板分别插设于所述PCI‑E插槽其中之一进行检测,所述测试电路板还包含:多路选通芯片,所述多路选通芯片的至少一信号输入引脚自插设的所述PCI‑E插槽的至少一第一输入输出信号引脚接收检测信号;所述多路选通芯片的控制信号接收引脚接收控制信号,所述多路选通芯片依据所述控制信号控制所述多路选通芯片的所述信号输入引脚通过所述多路选通芯片的第一信号输出引脚或是第二信号输出引脚提供所述检测信号;JTAG芯片,所述JTAG芯片的JTAG信号接收引脚接收所述控制信号以及控制信号序列,以依据所述控制信号序列设定所述JTAG芯片为边界扫描模式;所述JTAG芯片的第一输入输出引脚与所述多路选通芯片的所述第一信号输出引脚电性连接以接收所述检测信号,通过所述检测信号的数值以检测提供所述检测信号的所述PCI‑E插槽的所述第一输入输出信号引脚的连接状态;所述JTAG芯片通过与所述多路选通芯片的所述控制信号接收引脚电性连接的所述JTAG芯片的第二输入输出引脚提供所述控制信号至所述多路选通芯片;所述JTAG芯片依据持续不断的所述控制信号序列生成IIC仿真信号并通过第三输入输出引脚以及第四输入输出引脚提供所述IIC仿真信号;及ADC,所述ADC的信号接收引脚通过电阻分压电路与所述多路选通芯片的所述第二信号输出引脚电性连接以接收所述检测信号并转换为数字的所述检测信号,通过读取数字的所述检测信号的数值以检测提供所述检测信号的所述PCI‑E插槽的所述第一输入输出信号引脚的连接状态;所述ADC的第三信号接收引脚以及第四信号接收引脚分别与所述JTAG芯片的所述第三输入输出引脚以及所述第四输入输出引脚电性连接以接收所述IIC仿真信号。...

【技术特征摘要】
1.一种快捷外设互联标准插槽的检测系统,其特征在于,其包含:主板,所述主板还包含:多个PCI-E插槽,每一个PCI-E插槽具有多个输入输出信号引脚;及至少一测试电路板,所述测试电路板分别插设于所述PCI-E插槽其中之一进行检测,所述测试电路板还包含:多路选通芯片,所述多路选通芯片的至少一信号输入引脚自插设的所述PCI-E插槽的至少一第一输入输出信号引脚接收检测信号;所述多路选通芯片的控制信号接收引脚接收控制信号,所述多路选通芯片依据所述控制信号控制所述多路选通芯片的所述信号输入引脚通过所述多路选通芯片的第一信号输出引脚或是第二信号输出引脚提供所述检测信号;JTAG芯片,所述JTAG芯片的JTAG信号接收引脚接收所述控制信号以及控制信号序列,以依据所述控制信号序列设定所述JTAG芯片为边界扫描模式;所述JTAG芯片的第一输入输出引脚与所述多路选通芯片的所述第一信号输出引脚电性连接以接收所述检测信号,通过所述检测信号的数值以检测提供所述检测信号的所述PCI-E插槽的所述第一输入输出信号引脚的连接状态;所述JTAG芯片通过与所述多路选通芯片的所述控制信号接收引脚电性连接的所述JTAG芯片的第二输入输出引脚提供所述控制信号至所述多路选通芯片;所述JTAG芯片依据持续不断的所述控制信号序列生成IIC仿真信号并通过第三输入输出引脚以及第四输入输出引脚提供所述IIC仿真信号;及ADC,所述ADC的信号接收引脚通过电阻分压电路与所述多路选通芯片的所述第二信号输出引脚电性连接以接收所述检测信号并转换为数字的所述检测信号,通过读取数字的所述检测信号的数值以检测提供所述检测信号的所述PCI-E插槽的所述第一输入输出信号引脚的连接状态;所述ADC的第三信号接收引脚以及第四信号接收引脚分别与所述JTAG芯片的所述第三输入输出引脚以及所述第四输入输出引脚电性连接以接收所述IIC仿真信号。2.如权利要求1所述的快捷外设互联标准插槽的检测系统,其特征在于,所述PCI-E插槽的所述第一输入输出信号引脚自所述多路选通芯片的所述信号输入引脚传输所述检测信号。3.如权利要求1所述的快捷外设互联标准插槽的检测系统,其特征在于,所述主板还包含SYSPAL芯片、PCH以及CPU、上拉电阻、下拉电阻(Pull-downresistor)、电源信号以及接地信号,所述PCI-E插槽的所述输入输出信号引脚与上拉电阻或是电源信号电性连接、所述PCI-E插槽的所述输入输出信号引脚与下拉电阻或是接地信号电性连接或是所述PCI-E插槽的所述输入输出信号引脚与所述系统可编程数组逻辑芯片、PCH或是CPU电性连接。4.如权利要求1所述的快捷外设互联标准插槽的检测系统,其特征在于,所述JTAG芯片的各输入输出引脚于所述JTAG芯片设定于边界扫描模式时在所述JTAG芯...

【专利技术属性】
技术研发人员:穆常青
申请(专利权)人:英业达科技有限公司英业达股份有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1