电路板的连接器插槽引脚导通检测系统及其方法技术方案

技术编号:21396885 阅读:36 留言:0更新日期:2019-06-19 06:27
本发明专利技术公开一种电路板的连接器插槽引脚导通检测系统及其方法,于待检测电路板的连接器插槽上插设对应的连接器插槽检测电路板,并同时串接不同类型连接器插槽的连接器插槽检测电路板,通过TAP控制器控制JTAG芯片设定边界扫描以借由ADC、微处理器或是开关其中之一读取对应连接器插槽连接器的检测引脚的检测信号,以进行对应连接器插槽引脚的导通检测,借此可以达成提高电路板上连接器插槽测试测试效率与覆盖率的技术功效。

【技术实现步骤摘要】
电路板的连接器插槽引脚导通检测系统及其方法
本专利技术涉及一种检测系统及其方法,尤其是指一种同时提供不同种类连接器插槽串接的导通检测系统及其方法。
技术介绍
对于电路板上插槽的导通检测,目前是采用对应于连接器插槽的测试电路板插设于对应的连接器插槽上,例如:DIMM插槽上插设DIMM的测试电路板、PCI-E插槽上插设测试PCI-E的测试电路板等,并通过边界扫描技术进行电路板上插槽的导通检测。然而,对于不同的连接器插槽,其所对应的测试电路板其设计上多少具有区别,也就是在通过边界扫描的检测过程中,会有不相同的检测方式,一般是将同类型的连接器插槽互相串接后进行边界扫描的测试,然而,对于TAP控制器所提供的测试端口有限的情况下,仍会发生TAP控制器提供的测试端口不足的情况,这不但影响测试效率,也会影响到测试的覆盖率。综上所述,可知现有技术中长期以来一直存在现有电路板上连接器插槽测试产生测试效率与覆盖率不足的问题,因此有必要提出改进的技术手段,来解决此问题。
技术实现思路
有鉴于现有技术存在现有连接器插槽测试产生测试效率与覆盖率不足的问题,本专利技术遂披露一种电路板的连接器插槽引脚导通检测系统及其方法,其中:本专利技术所披露的电路板的连接器插槽引脚导通检测系统,其包含:具有至少一连接器插槽的待检测电路板、至少一连接器插槽检测电路板以及测试存取端口(testaccessport,TAP)控制器。连接器插槽检测电路板具有连接器插槽连接器、输入联合测试工作组(jointtestactiongroup,JTAG)连接器、输出JTAG连接器、JTAG芯片以及至少一模拟数字转换器(Analogtodigitalconverter,ADC)、微处理器(microcontroller,MCU)或是开关(switch)其中之一,ADC或是微处理器分别与连接器插槽连接器以及JTAG芯片电性连接或是开关分别与连接器插槽连接器、JTAG芯片以及输入JTAG连接器电性连接,输入JTAG连接器分别与JTAG芯片以及输出JTAG连接器电性连接。TAP控制器与连接器插槽检测电路板其中之一的输入JTAG连接器电性连接。其中,输出JTAG连接器与其他的连接器插槽检测电路板之一的输入JTAG连接器电性连接;及TAP控制器控制JTAG芯片设定边界扫描工作模式,并发送对应的控制信号至对应的JTAG芯片以借由ADC、微处理器或是开关其中之一读取对应连接器插槽连接器的检测引脚的检测信号,TAP控制器通过JTAG芯片所提供的检测信号以进行对应连接器插槽引脚的导通检测。本专利技术所披露的电路板的连接器插槽引脚导通检测方法,其包含下列步骤:首先,提供具有至少一连接器插槽的待检测电路板;接着,提供具有连接器插槽连接器、输入联合测试工作组(jointtestactiongroup,JTAG)连接器、输出JTAG连接器、JTAG芯片以及至少一模拟数字转换器(Analogtodigitalconverter,ADC)、微处理器(microcontroller,MCU)或是开关(switch)其中之一的至少一连接器插槽检测电路板,ADC或是微处理器分别与连接器插槽连接器以及JTAG芯片电性连接或是开关分别与连接器插槽连接器、JTAG芯片以及输入JTAG连接器电性连接,输入JTAG连接器分别与JTAG芯片以及输出JTAG连接器电性连接;接着,提供测试存取端口(testaccessport,TAP)控制器,TAP控制器与连接器插槽检测电路板其中之一的输入JTAG连接器电性连接;接着,其中,输出JTAG连接器与其他的连接器插槽检测电路板之一的输入JTAG连接器电性连接;最后,TAP控制器控制JTAG芯片设定边界扫描(boundaryscan)工作模式,并发送对应的控制信号至对应的JTAG芯片以藉由ADC、微处理器或是开关其中之一读取对应连接器插槽连接器的检测引脚的检测信号,TAP控制器通过JTAG芯片所提供的检测信号以进行对应连接器插槽引脚的导通检测。本专利技术所披露的系统及方法如上,与现有技术之间的差异在于于待检测电路板的连接器插槽上插设对应的连接器插槽检测电路板,并同时串接不同类型连接器插槽的连接器插槽检测电路板,通过TAP控制器控制JTAG芯片设定边界扫描以借由ADC、微处理器或是开关其中之一读取对应连接器插槽连接器的检测引脚的检测信号,TAP控制器通过JTAG芯片所提供的检测信号以进行对应连接器插槽引脚的导通检测。通过上述的技术手段,本专利技术可以达成提高电路板上连接器插槽测试测试效率与覆盖率的技术功效。附图说明图1绘示为本专利技术电路板的连接器插槽引脚导通检测系统的系统框图。图2绘示为本专利技术电路板的连接器插槽引脚导通检测方法的方法流程图。图3A至图3C绘示为本专利技术电路板的连接器插槽引脚导通检测的连接器插槽检测电路板框图。符号说明:10待检测电路板11连接器插槽20连接器插槽检测电路板21连接器插槽连接器22输入JTAG连接器23输出JTAG连接器24JTAG芯片25微处理器26ADC27开关30TAP控制器具体实施方式以下将配合附图及实施例来详细说明本专利技术的实施方式,借此对本专利技术如何应用技术手段来解决技术问题并达成技术功效的实现过程能充分理解并据以实施。以下将以一个实施例来说明本专利技术实施方式的运作系统与方法,并请同时参考图1、图2以及图3A至图3C所示,图1绘示为本专利技术电路板的连接器插槽引脚导通检测系统的系统框图;图2绘示为本专利技术电路板的连接器插槽引脚导通检测方法的方法流程图;图3A至图3C绘示为本专利技术电路板的连接器插槽引脚导通检测的连接器插槽检测电路板框图。本专利技术所披露的电路板的连接器插槽引脚导通检测系统,其包含:具有至少一连接器插槽11的待检测电路板10(步骤101)、至少一连接器插槽检测电路板20以及测试存取端口(testaccessport,TAP)控制器30,上述连接器插槽11包含双列直插式内存模块(dualin-linememorymodule,DIMM)插槽、快捷外设互联标准(peripheralcomponentinterconnectexpress,PCI-E)插槽以及通用串行总线(universalserialbus,USB)插槽等,在此仅为举例说明,并不以此局限本专利技术的应用范围。如图3A所示,连接器插槽检测电路板20的连接器插槽连接器21为DIMM连接器,连接器插槽检测电路板20具有连接器插槽连接器21、输入联合测试工作组(jointtestactiongroup,JTAG)连接器22、输出JTAG连接器23、JTAG芯片24以及微处理器(microcontroller,MCU)25(步骤102)。连接器插槽检测电路板20借由连接器插槽连接器21插接于待检测电路板10的连接器插槽11上,且微处理器25分别与连接器插槽连接器21以及JTAG芯片24电性连接,输入JTAG连接器22分别与JTAG芯片24以及输出JTAG连接器23电性连接(步骤102)。如图3B所示,连接器插槽检测电路板20的连接器插槽连接器21为PCI-E连接器,连接器插槽检测电路板20具有连接器插槽连接器21、输入JTAG连接器22、输出JTAG连接器23、JTAG芯片24以及至少一模拟数字转换器(A本文档来自技高网...

【技术保护点】
1.一种电路板的连接器插槽引脚导通检测系统,其特征在于,其包含:待检测电路板,所述待检测电路板具有至少一连接器插槽;至少一连接器插槽检测电路板,具有连接器插槽连接器、输入联合测试工作组连接器、输出联合测试工作组连接器、联合测试工作组芯片以及至少一模拟数字转换器、微处理器或是开关其中之一,所述模拟数字转换器或是所述微处理器分别与所述连接器插槽连接器以及所述联合测试工作组芯片电性连接或是所述开关分别与所述连接器插槽连接器、所述联合测试工作组芯片以及所述输入联合测试工作组连接器电性连接,所述输入联合测试工作组连接器分别与所述联合测试工作组芯片以及所述所述输出联合测试工作组连接器电性连接;测试存取端口控制器,所述测试存取端口控制器与所述连接器插槽检测电路板其中之一的所述输入联合测试工作组连接器电性连接;其中,所述输出联合测试工作组连接器与其他的所述连接器插槽检测电路板之一的所述输入联合测试工作组连接器电性连接;及所述测试存取端口控制器控制所述联合测试工作组芯片设定边界扫描工作模式,并发送对应的控制信号至对应的联合测试工作组芯片以由所述模拟数字转换器、所述微处理器或是所述开关其中之一读取对应所述连接器插槽连接器的检测引脚的检测信号,所述测试存取端口控制器通过所述联合测试工作组芯片所提供的检测信号以进行对应所述连接器插槽引脚的导通检测。...

【技术特征摘要】
1.一种电路板的连接器插槽引脚导通检测系统,其特征在于,其包含:待检测电路板,所述待检测电路板具有至少一连接器插槽;至少一连接器插槽检测电路板,具有连接器插槽连接器、输入联合测试工作组连接器、输出联合测试工作组连接器、联合测试工作组芯片以及至少一模拟数字转换器、微处理器或是开关其中之一,所述模拟数字转换器或是所述微处理器分别与所述连接器插槽连接器以及所述联合测试工作组芯片电性连接或是所述开关分别与所述连接器插槽连接器、所述联合测试工作组芯片以及所述输入联合测试工作组连接器电性连接,所述输入联合测试工作组连接器分别与所述联合测试工作组芯片以及所述所述输出联合测试工作组连接器电性连接;测试存取端口控制器,所述测试存取端口控制器与所述连接器插槽检测电路板其中之一的所述输入联合测试工作组连接器电性连接;其中,所述输出联合测试工作组连接器与其他的所述连接器插槽检测电路板之一的所述输入联合测试工作组连接器电性连接;及所述测试存取端口控制器控制所述联合测试工作组芯片设定边界扫描工作模式,并发送对应的控制信号至对应的联合测试工作组芯片以由所述模拟数字转换器、所述微处理器或是所述开关其中之一读取对应所述连接器插槽连接器的检测引脚的检测信号,所述测试存取端口控制器通过所述联合测试工作组芯片所提供的检测信号以进行对应所述连接器插槽引脚的导通检测。2.如权利要求1所述的电路板的连接器插槽引脚导通检测系统,其特征在于,所述连接器插槽包含双列直插式内存模块插槽、快捷外设互联标准插槽以及通用串行总线插槽。3.如权利要求1所述的电路板的连接器插槽引脚导通检测系统,其特征在于,所述连接器插槽连接器包含双列直插式内存模块连接器、外设互联标准连接器以及通用串行总线连接器。4.如权利要求1所述的电路板的连接器插槽引脚导通检测系统,其特征在于,所述连接器插槽连接器的检测引脚包含电源引脚、接地引脚、输入输出引脚以及差分输入输出引脚。5.如权利要求1所述的电路板的连接器插槽引脚导通检测系统,其特征在于,所述连接器插槽检测电路板正在进行测试时,所述联合测试工作组芯片被进一步设定为EXTEST模式,所述连接器插槽检测电路板未进行测试时,所述联合测试工作组芯片被进一步设定为BYPASS模式。...

【专利技术属性】
技术研发人员:穆常青
申请(专利权)人:英业达科技有限公司英业达股份有限公司
类型:发明
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1