The invention provides a general asynchronous transceiver which can reduce the encapsulation pin. It mainly consists of the following parts: a common data module and a configuration module connected with the configuration bus, in which the common data module receives the common sending data from the configuration bus configuration, and the configuration module configures the transmission attributes and the selection of the data; a parallel input data module whose master is a parallel input data module. To receive data from outside the device, it is necessary to output the data to the outside of the chip through the pin of the chip; the control logic module is mainly used to control the formation of external data and the generation of sending clock; and the sending logic is mainly used to send the final selected data. The device can send the data that originally need to be output from the chip pin to the device. By processing and choosing the data, the device can send it to the outside of the chip, thus achieving the purpose of reducing the chip packaging pin, thereby reducing the cost of chip packaging and production.
【技术实现步骤摘要】
一种可减少芯片封装管脚的通用异步收发装置
本专利技术属于计算机体系结构
,尤其是涉及一种可减少芯片封装管脚的通用异步收发装置。
技术介绍
随着科学技术的进步,片上系统应用的快速发展,在一颗芯片上集成的功能越来越多,越来越复杂,芯片需要和外部进行的交互也越来越多,特别是在汽车电子和工业控制领域,需要经常从芯片外部采集数据,经过芯片处理之后,再把处理后的结果数据传递给芯片外部的机械装置,从而控制机械的运行状态。这样就会导致芯片需要封装的管脚数量越来越多,芯片的面积也会随之增大,从而导致芯片的成本就会越来越高。
技术实现思路
有鉴于此,本专利技术旨在提出一种可减少芯片封装管脚的通用异步收发装置,以将芯片内部需要经常和芯片外部进行数据交互,但是数据量不是特别大的数据,通过本装置处理后进行传递,达到减少封装管脚的目的。为达到上述目的,本专利技术的技术方案是这样实现的:一种可减少芯片封装管脚的通用异步收发装置,包括普通数据模块、配置模块、并行输入数据模块、多路选择器、控制逻辑模块和发送逻辑模块,普通数据模块,与配置总线相连,接收从配置总线得到的普通发送数据;配置模块,与配置 ...
【技术保护点】
1.一种可减少芯片封装管脚的通用异步收发装置,其特征在于:包括普通数据模块、配置模块、并行输入数据模块、多路选择器、控制逻辑模块和发送逻辑模块,普通数据模块,与配置总线相连,接收从配置总线得到的普通发送数据;配置模块,与配置总线相连,接收来自配置总线上的配置信息;并行输入数据模块,连接需要从芯片管脚传输的数据来源,在控制逻辑模块的控制下形成外部发送数据,所述控制逻辑模块根据配置模块的配置信息进行控制;控制逻辑模块,还根据配置模块的配置信息产生发送逻辑模块发送数据时所需要的发送时钟信息;发送逻辑模块,从配置模块配置的多路选择器中得到数据,所述多路选择器的输入端同时连接普通数据 ...
【技术特征摘要】
1.一种可减少芯片封装管脚的通用异步收发装置,其特征在于:包括普通数据模块、配置模块、并行输入数据模块、多路选择器、控制逻辑模块和发送逻辑模块,普通数据模块,与配置总线相连,接收从配置总线得到的普通发送数据;配置模块,与配置总线相连,接收来自配置总线上的配置信息;并行输入数据模块,连接需要从芯片管脚传输的数据来源,在控制逻辑模块的控制下形成外部发送数据,所述控制逻辑模块根据配置模块的配置信息进行控制;控制逻辑模块,还根据配置模...
【专利技术属性】
技术研发人员:兰光洋,肖佐楠,郑茳,
申请(专利权)人:天津国芯科技有限公司,
类型:发明
国别省市:天津,12
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。