阵列基板及其驱动方法、显示面板及显示装置制造方法及图纸

技术编号:20848155 阅读:23 留言:0更新日期:2019-04-13 09:21
本发明专利技术提供一种阵列基板及其驱动方法、显示面板及显示装置,属于显示技术领域。本发明专利技术的阵列基板,包括至少两行像素区中存在未设置有像素单元的像素区,且至少部分行中未设置像素单元的像素区的个数不同;该阵列基板包括:共用补偿电容和开关单元;共用补偿电容的电容值为与之连接的像素单元数量最少的一行像素区所需要补偿的电容值;具有未设置像素单元的像素区的多行像素区中,每行像素区所对应的栅线均连接有差值补偿电容和开关单元;差值补偿电容的电容值为与之连接的一行像素区所需要补偿的电容值与共用补偿电容的电容值之差;其中,每个差值补偿电容和共用补偿电容的第一端均连接与之对应的栅线,第二端均连接参考电压端。

【技术实现步骤摘要】
阵列基板及其驱动方法、显示面板及显示装置
本专利技术属于显示
,具体涉及一种阵列基板及其驱动方法、显示面板及显示装置。
技术介绍
传统的矩形显示屏在某些设备上并不适用,尤其在目前较流行的全面屏手机中,需要采用“异形屏”避让摄像头和听筒以实现显示区域的最大化。对屏幕“异形区”的像素驱动管栅极信号需要进行电容补偿,从而确保“异形区”与其他区域的显示均一性。传统的补偿方式为逐行补偿,在每行栅线上连接其所缺失的电容。假设异形区共K行,其第n行需要补偿的电容值为Cn,则共需补偿(C1+C2+…+Cn+…+CK),补偿电容总值较大,需要占用较大的面积,导致边框宽度难以缩小。
技术实现思路
本专利技术旨在至少解决现有技术中存在的技术问题之一,提供一种可以减小显示面板边框的阵列基板及驱动方法、显示面板及显示装置。解决本专利技术技术问题所采用的技术方案是一种阵列基板,包括:多条栅线和多条数据线;多条所述栅线和多条所述数据线交叉设置,并限定出多个像素区;其中,至少两行所述像素区中存在未设置有像素单元的像素区,且至少部分行中未设置所述像素单元的像素区的个数不同;其特征在于,所述阵列基板还包括:共用补偿电容和开关单元;所述共用补偿电容的电容值为与之连接的像素单元数量最少的一行像素区所需要补偿的电容值;具有未设置像素单元的像素区的多行像素区中,除像素单元最少的一行像素区外,每行像素区所对应的栅线均连接有差值补偿电容和开关单元;所述差值补偿电容的电容值为与之连接的一行像素区所需要补偿的电容值与所述共用补偿电容的电容值之差;其中,每个所述差值补偿电容和所述共用补偿电容的第一端均连接与之对应的栅线,第二端均连接参考电压端;所述开关单元,用于在对应与之连接的所述差值补偿电容的栅线被选通时打开,并通过该栅线输出的工作电平信号给所述差值补偿电容和共用电容充电。优选的是,所述阵列基板还包括:复位单元;其中,所述复位单元,用于在所述栅线被关断时,对与该栅线连接的所述共用补偿电容进行复位。优选的是,所述共用补偿电容的数量为两个,记作第一共用补偿电容和第二共用补偿电容;所述复位单元的数量为两个,记作第一复位单元和第二复位单元;其中,位于奇数行的所述栅线连接所述第一共用补偿电容的第一端,位于偶数行的所述栅线连接所述第二共用补偿电容的第一端;所述第一共用补偿电容的第二端和所述第二共用补偿电容的第二端均连接所述参考电压端;所述第一复位单元连接所述第一共用补偿电容的第一端;所述第二复位单元连接所述第二共用补偿电容的第一端。优选的是,所述第一复位单元包括第一复位晶体管;所述第二复位单元包括第二复位晶体管;其中,所述第一复位晶体管的第一极连接与之对应的所述栅线和所述第一共用补偿电容的第一端,第二极连接复位信号端,控制极连接第一复位控制信号端;所述第二复位晶体管的第一极连接与之对应的所述栅线和所述第二共用补偿电容的第一端,第二极连接复位信号端,控制极连接第二复位控制信号端。优选的是,所述开关单元包括开关晶体管;其中,所述开关晶体管的第一极和栅极均连接与之对应的所述栅线,第二极连接与之对应的所述共用补偿电容的第一端。优选的是,所述阵列基板还包括与所述栅线连接的栅极驱动电路,且每条栅线的第一端和第二端分别连接不同的所述栅极驱动电路。解决本专利技术技术问题所采用的技术方案是一种上述阵列基板的驱动方法,其特征在于,所述驱动方法包括:在栅线被选通时,开关单元被选通,通过栅极上输出的工作电平信号为差值补偿电容和共用补偿电容进行充电。优选的是,所述阵列基板包括:复位单元;所述驱动方法还包括:在所述栅线被关断时,控制复位单元打开,对与之连接的所述共用补偿电容进行复位。解决本专利技术技术问题所采用的技术方案是一种显示面板,其包括上述的阵列基板。解决本专利技术技术问题所采用的技术方案是一种显示装置,其包括上述的显示面板。附图说明图1为本专利技术的实施例1的阵列基板的一种结构示意图;图2为本专利技术的实施例1的阵列基板的另一种结构示意图;图3为本专利技术的实施例2的阵列基板的结构示意图。具体实施方式为使本领域技术人员更好地理解本专利技术的技术方案,下面结合附图和具体实施方式对本专利技术作进一步详细描述。本专利技术提供一种阵列基板,包括:多条栅线和多条数据线;多条所述栅线和多条所述数据线交叉设置,并限定出多个像素区;其中,至少两行所述像素区中存在未设置有像素单元的像素区,且至少部分行中未设置所述像素单元的像素区的个数不同。也就是说,在本实施例的阵列基板中,至少存在两行的像素单元的个数与其它行像素单元的个数不同。为了便于对本专利技术的理解,在下述实施例中均以阵列基板包括呈阵列排布的像素区;其中第一行至第N行具有未设置的像素单元的像素区,N为大于等于2的整数为例;且在这N行中第一行的像素单元数最多,也即第一行中具有最少未设置像素单元的像素区。在此需要说明的是,在对本实施例的阵列基板制备之前,通过模拟测试,测试得到第一行至第N行中各行需要补偿的电容值,分别用C1、C2、C3……Cn表示,并其中最小的记作Cmin,而由于第一行中像素单元的数量最少,故可以理解的是,Cmin=C1。当然,应当理解的是,阵列基板中任何一行都有可能具有未设置像素单元的像素区,在此不再一一列举。实施例1:如图1所示,本实施例提供一种阵列基板,包括:多条栅线(Gate1-GateN+2)和多条数据线(Data1-DataM);多条所述栅线和多条所述数据线交叉设置,并限定出多个像素区;其中,第一行至第N行具有未设置的像素单元Pixel的像素区,N为大于等于2的整数,在本实施例的阵列基板中还包括N个开关单元1、N-1个差值补偿电容(也即图1中所示的Cx2-Cxn-1),一个共用补偿电容Cmin。若在第一行至第N行中,第一行未设置像素单元Pixel的像素区最少,也即该行的像素单元Pixel的个数最多,那么需要补偿的电容值最小,此时可以将C1作为共用补偿电容Cmin,那么出第一行外的其余行还需要补偿的电容值则由差值补偿电容,从第二行至第N行,N-1个差值补偿电容(Cx2-Cxn-1)的电容值分别为(C2-Cmin)、(C3-Cmin)……(Cn-Cmin)。具体的,第一行栅线Gate1上除连接与之对应的像素单元Pixel外,其上还连接有一个开关单元1;该开关单元1还与共用补偿电容Cmin的第一端连接,并在第一行栅线Gate1被选通时工作,通过该栅线Gate1的工作电平信号对共用补偿电容Cmin进行充电,完成第一行像素单元Pixel的电容补偿。第二行至第N行栅线分别连接与之对应的差值补偿电容和开关单元1,每行所对应的差值补偿电容的电容值分别为(C2-Cmin)、(C3-Cmin)……(Cn-Cmin);每行栅线还均与共用补偿电容Cmin的第一端连接;这样一来,在每行栅线被选通时工作,通过该栅线的工作电平信号对差值补偿电容和共用补偿电容Cmin进行充电,以完成与该行栅线对应的像素单元Pixel的电容补偿。各个差值补偿电容的第二端、共用补偿电容Cmin的第二端均连接参考电压端。由于本实施例中通过多个差值补偿电容(Cx2-Cxn-1)和一个共用补偿电容Cmin进行电容补偿,其中,共用补偿电容Cmin为需要进行补偿电容的像单元行中最小的一者,且该行通过共用补偿电容Cmin本文档来自技高网...

【技术保护点】
1.一种阵列基板,包括:多条栅线和多条数据线;多条所述栅线和多条所述数据线交叉设置,并限定出多个像素区;其中,至少两行所述像素区中存在未设置有像素单元的像素区,且至少部分行中未设置所述像素单元的像素区的个数不同;其特征在于,所述阵列基板还包括:共用补偿电容和开关单元;所述共用补偿电容的电容值为与之连接的像素单元数量最少的一行像素区所需要补偿的电容值;具有未设置像素单元的像素区的多行像素区中,除像素单元最少的一行像素区外,每行像素区所对应的栅线均连接有差值补偿电容和开关单元;所述差值补偿电容的电容值为与之连接的一行像素区所需要补偿的电容值与所述共用补偿电容的电容值之差;其中,每个所述差值补偿电容和所述共用补偿电容的第一端均连接与之对应的栅线,第二端均连接参考电压端;所述开关单元,用于在对应与之连接的所述差值补偿电容的栅线被选通时打开,并通过该栅线输出的工作电平信号给所述差值补偿电容和共用电容充电。

【技术特征摘要】
1.一种阵列基板,包括:多条栅线和多条数据线;多条所述栅线和多条所述数据线交叉设置,并限定出多个像素区;其中,至少两行所述像素区中存在未设置有像素单元的像素区,且至少部分行中未设置所述像素单元的像素区的个数不同;其特征在于,所述阵列基板还包括:共用补偿电容和开关单元;所述共用补偿电容的电容值为与之连接的像素单元数量最少的一行像素区所需要补偿的电容值;具有未设置像素单元的像素区的多行像素区中,除像素单元最少的一行像素区外,每行像素区所对应的栅线均连接有差值补偿电容和开关单元;所述差值补偿电容的电容值为与之连接的一行像素区所需要补偿的电容值与所述共用补偿电容的电容值之差;其中,每个所述差值补偿电容和所述共用补偿电容的第一端均连接与之对应的栅线,第二端均连接参考电压端;所述开关单元,用于在对应与之连接的所述差值补偿电容的栅线被选通时打开,并通过该栅线输出的工作电平信号给所述差值补偿电容和共用电容充电。2.根据权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括:复位单元;其中,所述复位单元,用于在所述栅线被关断时,对与该栅线连接的所述共用补偿电容进行复位。3.根据权利要求2所述的阵列基板,其特征在于,所述共用补偿电容的数量为两个,记作第一共用补偿电容和第二共用补偿电容;所述复位单元的数量为两个,记作第一复位单元和第二复位单元;其中,位于奇数行的所述栅线连接所述第一共用补偿电容的第一端,位于偶数行的所述栅线连接所述第二共用补偿电容的第一端;所述第一共用补偿电容的第二端和所述第二共用补偿电容的第二端均连接所述参考...

【专利技术属性】
技术研发人员:于鹏飞
申请(专利权)人:京东方科技集团股份有限公司成都京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1