【技术实现步骤摘要】
一种低功耗的芯片系统及其控制方法
本专利技术属于集成电路设计领域,特别涉及了一种低功耗的芯片系统及其控制方法。
技术介绍
目前,在可穿戴及手持式设备等电池供电的电子设备中,对低功耗的需求越来越强烈。在现有的集成电路设计方法中,功耗控制方式有以下几种:1、模式控制方式:进入低功耗模式,尽量降低其它模块的活动量,降低主要的功耗;2、门控时钟的方式,通过给时钟信号串入门控时钟,在低功耗模式下分时或者分模块,关闭相应模块时钟或,或降低时钟频率,降低数字门的动态功耗3、控制供电通路的电流大小,以降低芯片功耗;4、直接让系统切断供电。上述4种功耗控制方式的优点是相对简单有效,其中方式1~3可以控制大部分的功耗,但无法关闭全部的耗电;方式4是通过断电实现零功耗,但会导致数据丢失及重新上电状态初始化繁琐等问题,在很多场合是无法使用的。
技术实现思路
为了解决上述
技术介绍
提出的技术问题,本专利技术旨在提供一种低功耗的芯片系统及其控制方法,能够彻底关闭耗电而不会丢失工作数据。为了实现上述技术目的,本专利技术的技术方案为:一种低功耗的芯片系统,包括电源管理模块、零功耗模式控制模块、零功耗模 ...
【技术保护点】
1.一种低功耗的芯片系统,其特征在于:包括电源管理模块、零功耗模式控制模块、零功耗模式数据缓存单元、正常工作数据存储单元、时钟产生模块和IO PAD模块,其中电源管理模块、零功耗模式控制模块、零功耗模式数据缓存单元、时钟产生模块和IO PAD模块为模拟电路模块,正常工作数据存储单元为由数字逻辑实现的数字电路模块;外部总电源信号VDD分别输入电源管理模块、零功耗模式控制模块和零功耗模式数据缓存单元,电源管理模块根据信号VDD产生并输出数字电源信号VO1和模拟电源信号VO2,其中信号VO1输入正常工作数据存储单元,信号VO2输入时钟产生模块和IO PAD模块;零功耗模式控制模块 ...
【技术特征摘要】
1.一种低功耗的芯片系统,其特征在于:包括电源管理模块、零功耗模式控制模块、零功耗模式数据缓存单元、正常工作数据存储单元、时钟产生模块和IOPAD模块,其中电源管理模块、零功耗模式控制模块、零功耗模式数据缓存单元、时钟产生模块和IOPAD模块为模拟电路模块,正常工作数据存储单元为由数字逻辑实现的数字电路模块;外部总电源信号VDD分别输入电源管理模块、零功耗模式控制模块和零功耗模式数据缓存单元,电源管理模块根据信号VDD产生并输出数字电源信号VO1和模拟电源信号VO2,其中信号VO1输入正常工作数据存储单元,信号VO2输入时钟产生模块和IOPAD模块;零功耗模式控制模块检测外部传来的零功耗模式使能信号PDEN,当信号PDEN有效时,系统进入零功耗模式,此时零功耗模式控制模块向零功耗模式数据缓存单元和正常工作数据存储单元输出信号POFFEN、向IOPAD模块输出信号PUEN,零功耗模式数据缓存单元和正常工作数据存储单元在接收到信号POFFEN后,零功耗模式数据缓存单元清除原有数据,并从正常工作数据存储单元读取数据并存储,IOPAD模块在接收到信号PUEN后,使能所有三态信号线上拉或下拉操作;之后零功耗模式控制模块向电源管理模块输出信号VDDEN,电源管理模块在接收到信号VDDEN后关闭输出信号VO1和VO2。2.根据权利要求1所述低功耗的芯片系统,其特征在于:所述零功耗模式数据缓存单元包括第一~第四PMOS管和第一~第四NMOS管,第一PMOS管的源极和第二PMOS管的源极分别连接外部总电源信号VDD,第一PMOS管的栅极和第二PMOS管的栅极分别连接读写控制信号RWEN0,第一PMOS管的漏极连接第三PMOS管的源极,第二PMOS管的漏极连接第四PMOS管的源极,第三PMOS管的栅极和第三NMOS管的栅极分别连接正常工作数据存储单元传来的数据信号DATA,第三PMOS管的漏极连接第三NMOS管的漏极,且第三PMOS管的漏极和第三NMOS管的漏极分别连接信号DATA的反相信号DATAN,第四PMOS管的栅极和第四NMOS管的栅极分别连接信号DATA,第四PMOS管的漏极连接第四NMO...
【专利技术属性】
技术研发人员:欧召辉,原小明,余建民,
申请(专利权)人:南京英诺微盛光学科技有限公司,
类型:发明
国别省市:江苏,32
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。