一种分数频率合成器整数边界杂散的优化方法及系统技术方案

技术编号:20492793 阅读:43 留言:0更新日期:2019-03-02 22:58
本发明专利技术提供了一种分数频率合成器整数边界杂散的优化方法及系统,涉及无线电通讯技术领域,其中,晶振切换电路切换射频开关,将参考频率Fref依次传输至锁相环电路的输入端,根据参考频率Fref、输出频率Fo和分频比R,生成参考频率Fref的整数值N和分数值d,进而生成计算算子λ,选取输入频率Fi,锁相环电路生成输出频率Fo。判断输出频率Fo出现杂散后,切换射频开关,将参考频率Fref依次传输至锁相环电路的输入端,至再次确定输入频率Fi为止。该技术方案缓解了现有分数频率合成器中分数分频锁相环存在的杂散信号,传输信号质量差的技术问题,减少了信号传输过程中的干扰信号,提高了传输信号的质量,实现了锁相环中输出频率的优化。

An Optimal Method and System for Integer Boundary Stray of Fractional Frequency Synthesizer

The invention provides an optimization method and system for fractional frequency synthesizer integer boundary spurious, which relates to the field of radio communication technology. The crystal oscillator switching circuit switches the radio frequency switch and transmits the reference frequency Fref to the input end of the phase-locked loop circuit in turn. According to the reference frequency Fref, the output frequency Fo and the fractional frequency ratio R, the integer value N and fractional value D of the reference frequency Fref are generated. The calculation operator lambda is generated, the input frequency Fi is selected, and the output frequency Fo is generated by the PLL circuit. After judging the spurious output frequency Fo, switch the RF switch and transfer the reference frequency Fref to the input end of the PLL circuit in turn until the input frequency Fi is determined again. The scheme alleviates the spurious signal and the poor quality of the transmission signal in the existing fractional frequency synthesizer, reduces the interference signal in the process of signal transmission, improves the quality of the transmission signal, and realizes the optimization of the output frequency in the phase-locked loop.

【技术实现步骤摘要】
一种分数频率合成器整数边界杂散的优化方法及系统
本专利技术涉及无线电通讯
,尤其是涉及一种分数频率合成器整数边界杂散的优化方法及系统。
技术介绍
目前,频率合成器在电子系统中占有至关重要的地位,是电路系统中的核心模块。在频率合成器中,锁相环系统的应用较为广泛,应用于无线通信系统以及多数数字电路时钟系统,大部分锁相环系统用于频率源的再生、倍频、本振、时钟等,它的性能的好坏影响这整个电路系统的运行。在无线通信产品中,无论终端还是基站都要用到锁相环系统。锁相环技术起源于20世纪70年代,先后经历了整数分频锁相环和分数分频锁相环两个阶段。相比于整数分频锁相环,分数分频锁相环具有不受鉴相频率限制、能对频率进行更精细操作以及在同等条件下,分数分频锁相环可以有更高的鉴相频率和更快快的锁定时间的优点。在实现本专利技术过程中,专利技术人发现现有技术中至少存在如下问题:现有的锁相环系统分数分频锁相环由于自身的缺陷,会出现小数杂散的现象,导致传输信号的失真,难以满足无线发射系统的指标要求,不满足要求的频点或信道的数量的增加,严重影响了电路系统的正常运行。因此,现有分数频率合成器中分数分频锁相环存在杂本文档来自技高网...

【技术保护点】
1.一种分数频率合成器整数边界杂散的优化方法,其特征在于,包括:步骤10:晶振切换电路切换与参考晶振相连接的射频开关,将所述参考晶振生成的参考频率Fref依次传输至锁相环电路的输入端;步骤20:根据所述参考晶振生成的参考频率Fref、所述锁相环电路调制后生成的输出频率Fo和频率检测器中预设的分频比R,生成所述参考频率Fref的整数值N和分数值d;步骤30:根据所述分数值d,生成对应于所述参考频率Fref的计算算子λ;步骤40:将所述计算算子λ中数值最小的定义为λmin,选取λmin所对应的参考频率Fref作为输入频率Fi;步骤50:所述晶振切换电路再次切换与所述参考晶振相连接的射频开关,将所述...

【技术特征摘要】
1.一种分数频率合成器整数边界杂散的优化方法,其特征在于,包括:步骤10:晶振切换电路切换与参考晶振相连接的射频开关,将所述参考晶振生成的参考频率Fref依次传输至锁相环电路的输入端;步骤20:根据所述参考晶振生成的参考频率Fref、所述锁相环电路调制后生成的输出频率Fo和频率检测器中预设的分频比R,生成所述参考频率Fref的整数值N和分数值d;步骤30:根据所述分数值d,生成对应于所述参考频率Fref的计算算子λ;步骤40:将所述计算算子λ中数值最小的定义为λmin,选取λmin所对应的参考频率Fref作为输入频率Fi;步骤50:所述晶振切换电路再次切换与所述参考晶振相连接的射频开关,将所述输入频率Fi传输至所述锁相环电路的输入端;步骤60:输入频率Fi经所述锁相环电路调制后生成所述输出频率Fo;步骤70:判断所述输出频率Fo出现杂散后,所述晶振切换电路重复切换所述射频开关,将参考晶振生成的参考频率Fref依次传输至所述锁相环电路的输入端,至再次确定输入频率Fi为止。2.根据权利要求1所述的方法,其特征在于,所述步骤20中所述参考频率Fref、所述输出频率Fo和所述分频比R符合公式:其中,整数部分定义为所述整数值N,小数部分定义为分数值d。3.根据权利要求1所述的方法,其特征在于,所述步骤30中所述分数值d和所述计算算子λ符合公式:λ=|d-0.5|。4.根据权利要求1所述的方法,其特征在于,所述参考晶振包括频率发生器和电源;所述频率发生器的输入端与所述电源的输出端相连接;所述频率发生器生成所述参考频率Fref,所述电源为所述频率发生器供电。5.根据权利要求1所述的方法,其特征在于,所述参考晶振的数量至少为两个。6.根据权利要求1所述的方法,其特征在于,所述步骤50具体为:所述晶振切换电路切换所述输入频率Fi所对应的所述射频开关导通,使得所述输入频率Fi所对应的参考晶振与所述锁相环电路连通,所述输入频率Fi传输至所述锁相环电路的输入端。7.一种分数频率合成器整数边界杂散的优...

【专利技术属性】
技术研发人员:王乐黄振华
申请(专利权)人:天津乾铁科技有限公司上海坤极信息技术有限公司
类型:发明
国别省市:天津,12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1