一种时钟电路及终端制造技术

技术编号:20241722 阅读:21 留言:0更新日期:2019-01-29 23:09
本发明专利技术提供一种时钟电路及终端,该时钟电路包括:SR锁存器,SR锁存器包括置位输入端、复位输入端、第一信号输出端和第二信号输出端,且置位输入端和复位输入端输入电位相反的电位信号;控制电路,控制电路用于在检测到第一信号输出端输出第一时钟信号,第二信号输出端输出第二时钟信号时,控制置位输入端的输入信号在第一目标时刻由第一电信号切换为第二电信号,并控制复位输入端的输入信号由第二电信号切换为第一电信号;在检测到第一信号输出端输出第二时钟信号,且第二信号输出端输出第一时钟信号时,控制置位输入端的输入信号由第二电信号切换为第一电信号,并控制复位输入端的输入信号在第二目标时刻由第一电信号切换为第二电信号。

【技术实现步骤摘要】
一种时钟电路及终端
本专利技术涉及终端应用的
,尤其涉及一种时钟电路及终端。
技术介绍
随着智能终端的普及,终端设备(如手机)成为大众生活中不可缺少的一部分,对手机产品的设计工程师的需求也越来越大,时钟信号在设计电路设计中扮演着十分重要的作用,正因为时钟信号的存在才能使得手机模块能够正常工作,一定频率的时钟信号对于手机电路的设计至关重要,几乎所有模块都需要时钟信号,如中央处理器电路、电源管理芯片、传感器电路等,在目前手机设计中大多采用晶振来产生一定频率的时钟信号,但晶振型号一旦确定其频率也就固定,无法做到可调。
技术实现思路
本专利技术的目的在于提供一种时钟电路及终端,用以解决在目前终端设计中大多采用晶振来产生一定频率的时钟信号,但晶振型号一旦确定其频率也就固定,无法进行调节的问题。为了解决上述技术问题,本专利技术是这样实现的:第一方面,本专利技术实施例提供了一种时钟电路,包括:SR锁存器,所述SR锁存器包括置位输入端、复位输入端、第一信号输出端和第二信号输出端,且所述置位输入端和所述复位输入端输入电位相反的电位信号;控制电路,所述控制电路分别与所述置位输入端、复位输入端、第一信号输出端和所述第二信号输出端连接;其中,在所述置位输入端输入第一电位信号,所述复位输入端输入第二电位信号时,所述第一信号输出端输出第一时钟信号,所述第二信号输出端输出第二时钟信号;在所述置位输入端输入第二电信号,所述复位输入端输入第一电信号时,所述第一信号输出端输出第二时钟信号,所述第二信号输出端输出第一时钟信号;所述控制电路用于在检测到所述第一信号输出端输出第一时钟信号,且所述第二信号输出端输出第二时钟信号时,控制所述置位输入端的输入信号在第一目标时刻由第一电信号切换为第二电信号,并控制所述复位输入端的输入信号由第二电信号切换为第一电信号;以及在检测到所述第一信号输出端输出第二时钟信号,且所述第二信号输出端输出第一时钟信号时,控制所述置位输入端的输入信号由第二电信号切换为第一电信号,并控制所述复位输入端的输入信号在第二目标时刻由第一电信号切换为第二电信号;所述第一目标时刻与第一时刻的差值为目标时间,所述第二目标时刻与第二时刻的差值为所述目标时间;所述第一时刻为检测到所述第一信号输出端输出第一时钟信号,且所述第二信号输出端输出第二时钟信号的起始时刻,所述第二时刻为检测到所述第一信号输出端输出第二时钟信号,且所述第二信号输出端输出第一时钟信号的起始时刻。第二方面,本专利技术实施例还提供了一种终端,包括如上所述的时钟电路。本专利技术实施例具有以下有益效果:本专利技术实施例的时钟电路,包括SR锁存器和控制电路,控制电路根据所述第一信号输出端和所述第二信号输出端当前输出的信号,控制所述置位输入端和所述复位输入端输入的信号根据目标时间分别在第一电信号和第二电信号之间进行切换,从而控制所述第一信号输出端和所述第二信号输出端输出的信号分别在第一时钟信号和所述第二时钟信号之间进行切换,进而可得到一定频率的时钟信号,且通过调节所述目标时间,能够得到不同频率的时钟信号,从而达到时钟频率可调的目的。附图说明为了更清楚地说明本专利技术实施例的技术方案,下面将对本专利技术实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。图1为本专利技术实施例的时钟电路的第一结构示意图;图2为本专利技术实施例的时钟电路的第二结构示意图;图3为本专利技术实施例中输出的时钟信号随A点电压和B点电压的变化示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完成地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。如图1所示,本专利技术的实施例提供了一种时钟电路,包括:SR锁存器11和控制电路21;所述SR锁存器11包括置位输入端S、复位输入端R、第一信号输出端Q和第二信号输出端且所述置位输入端S和所述复位输入端R输入电位相反的电位信号,例如,置位输入端S输入高电位信号,如1,则复位输入端R输入低电位信号,如0,置位输入端S输入低电位信号,如0,则复位输入端R输入高电位信号,如1。所述控制电路21分别与所述置位输入端S、复位输入端R、第一信号输出端Q和所述第二信号输出端连接;其中,在所述置位输入端S输入第一电信号,所述复位输入端R输入第二电信号时,所述第一信号输出端Q输出第一时钟信号,所述第二信号输出端输出第二时钟信号;在所述置位输入端S输入第二电信号,所述复位输入端R输入第一电信号时,所述第一信号输出端Q输出第二时钟信号,所述第二信号输出端输出第一时钟信号。SR锁存器是构成其它各种功能触发器的基本组成部分,又称为基本RS触发器,如图1所示,所述SR锁存器包括两个与非门结构,两个与非门结构的输入、输出端交叉连接。根据电路设计分析可得到四种输入与输出的关系:关系1:S=0,R=1:无论触发器原来处于何种状态,由于S=0,则Q=1,触发器处于“1”态(或称置位状态)。触发器的状态是由S所决定的,称S为直接置位端;关系2:S=1,R=0:无论触发器原来处于何种状态,由于R=0,则Q=0,触发器处于“0”态(或称复位状态)。触发器的状态是由R所决定的,称R为直接复位端;关系3:S=1,R=1:触发器维持原来状态不变;关系4:S=0,R=0:此时无法确定触发器的状态。一般这是不允许的,因此触发器的输入端S、R不能同时为0。上述第一电信号具体为低电位信号,如0,上述第二电信号为高电位信号,如1。上述第一时钟信号和第二时钟信号为反相时钟信号。上述控制电路用于在检测到所述第一信号输出端Q输出第一时钟信号,且所述第二信号输出端输出第二时钟信号时,控制所述置位输入端S的输入信号在第一目标时刻由第一电信号切换为第二电信号,并控制所述复位输入端R的输入信号由第二电信号切换为第一电信号;以及在检测到所述第一信号输出端Q输出第二时钟信号,且所述第二信号输出端输出第一时钟信号时,控制所述置位输入端S的输入信号由第二电信号切换为第一电信号,并控制所述复位输入端R的输入信号在第二目标时刻由第一电信号切换为第二电信号;所述第一目标时刻与第一时刻的差值为目标时间,所述第二目标时刻与第二时刻的差值为所述目标时间;所述第一时刻为检测到所述第一信号输出端输出第一时钟信号,且所述第二信号输出端输出第二时钟信号的起始时刻,所述第二时刻为检测到所述第一信号输出端输出第二时钟信号,且所述第二信号输出端输出第一时钟信号的起始时刻。例如,初始状态,置位输入端S的输入信号为第一电信号,该第一电信号为0,复位输入端R的输入信号为第二电信号,该第二电信号为1,第一时钟信号为1,第二时钟信号为0,此时,控制电路控制置位输入端S的输入信号在第一目标时刻切换为第二电信号,即由0变为1,并控制所述复位输入端的输入信号由第二电信号切换为第一电信号,即由1变为0,则SR锁存器的第一输出端在第一目标时刻输出0,第二输出端在第二目标时刻输出1。接着,控制电路控制置位输入端S的输入信号由1本文档来自技高网...

【技术保护点】
1.一种时钟电路,其特征在于,包括:SR锁存器,所述SR锁存器包括置位输入端、复位输入端、第一信号输出端和第二信号输出端,且所述置位输入端和所述复位输入端输入电位相反的电位信号;控制电路,所述控制电路分别与所述置位输入端、复位输入端、第一信号输出端和所述第二信号输出端连接;其中,在所述置位输入端输入第一电位信号,所述复位输入端输入第二电位信号时,所述第一信号输出端输出第一时钟信号,所述第二信号输出端输出第二时钟信号;在所述置位输入端输入第二电信号,所述复位输入端输入第一电信号时,所述第一信号输出端输出第二时钟信号,所述第二信号输出端输出第一时钟信号;所述控制电路用于在检测到所述第一信号输出端输出第一时钟信号,且所述第二信号输出端输出第二时钟信号时,控制所述置位输入端的输入信号在第一目标时刻由第一电信号切换为第二电信号,并控制所述复位输入端的输入信号由第二电信号切换为第一电信号;以及在检测到所述第一信号输出端输出第二时钟信号,且所述第二信号输出端输出第一时钟信号时,控制所述置位输入端的输入信号由第二电信号切换为第一电信号,并控制所述复位输入端的输入信号在第二目标时刻由第一电信号切换为第二电信号;所述第一目标时刻与第一时刻的差值为目标时间,所述第二目标时刻与第二时刻的差值为所述目标时间;所述第一时刻为检测到所述第一信号输出端输出第一时钟信号,且所述第二信号输出端输出第二时钟信号的起始时刻,所述第二时刻为检测到所述第一信号输出端输出第二时钟信号,且所述第二信号输出端输出第一时钟信号的起始时刻。...

【技术特征摘要】
1.一种时钟电路,其特征在于,包括:SR锁存器,所述SR锁存器包括置位输入端、复位输入端、第一信号输出端和第二信号输出端,且所述置位输入端和所述复位输入端输入电位相反的电位信号;控制电路,所述控制电路分别与所述置位输入端、复位输入端、第一信号输出端和所述第二信号输出端连接;其中,在所述置位输入端输入第一电位信号,所述复位输入端输入第二电位信号时,所述第一信号输出端输出第一时钟信号,所述第二信号输出端输出第二时钟信号;在所述置位输入端输入第二电信号,所述复位输入端输入第一电信号时,所述第一信号输出端输出第二时钟信号,所述第二信号输出端输出第一时钟信号;所述控制电路用于在检测到所述第一信号输出端输出第一时钟信号,且所述第二信号输出端输出第二时钟信号时,控制所述置位输入端的输入信号在第一目标时刻由第一电信号切换为第二电信号,并控制所述复位输入端的输入信号由第二电信号切换为第一电信号;以及在检测到所述第一信号输出端输出第二时钟信号,且所述第二信号输出端输出第一时钟信号时,控制所述置位输入端的输入信号由第二电信号切换为第一电信号,并控制所述复位输入端的输入信号在第二目标时刻由第一电信号切换为第二电信号;所述第一目标时刻与第一时刻的差值为目标时间,所述第二目标时刻与第二时刻的差值为所述目标时间;所述第一时刻为检测到所述第一信号输出端输出第一时钟信号,且所述第二信号输出端输出第二时钟信号的起始时刻,所述第二时刻为检测到所述第一信号输出端输出第二时钟信号,且所述第二信号输出端输出第一时钟信号的起始时刻。2.根据权利要求1所述的时钟电路,其特征在于,所述控制电路包括:第一比较器、第二比较器、第一电压调整电路和第二电压调整电路;所述第一电压调整电路分别与所述第一比较器的第一输入端和所述第一信号输出端连接,所述第一比较器的输出端与所述置位输入端连接;所述第二电压调整电路分别与所述第二比较器的第一输入端和所述第二信号输出端连接,所述第二比较器的输出端与所述复位输入端连接;其中,所述第一电压调整电路用于在检测到所述第一信号输出端输出第一时钟信号时,控制所述第一比较器的第一输入端的第一电压在第一目标时刻下降至所述第一比较器的第二输入端的第二电压,进而控制所述置位输入端的输入信号由第一电信号切换为第二电信号,或者,根据所述第一信号输出端输出的第二时钟信号,控制所述第一电压升高至第一工作电压,进而控制所述置位输入端的输入信号由第二电信号切换为第一电信号,所述第一工作电压大于所述第二电压;所述第二电压调整电路用于在检测到所述第二信号输出端输出第二时钟信号时,控制所述第二比较器的第一输入端的第三电压升高至第二工作电压,进而控制所述复位输入端的输入信号由第二电信号切换为第一电信号,或者,在检测到所述第二信号输出端输出第一时钟信号时,控制所述第三电压在第二目标时刻下降至所述第二比较器的第二输入端的第四电压,进而控制所述复位输入端的输入信号由第一电信号切换为第二电信号,所述第二工作电压大于所述第四电压。3.根据权利要求2所述的时钟电路,其特征在于,还包括:稳定电路...

【专利技术属性】
技术研发人员:刘杨
申请(专利权)人:维沃移动通信有限公司
类型:发明
国别省市:广东,44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1