【技术实现步骤摘要】
一种同步触发脉冲信号再生装置
本技术涉及同步触发脉冲技术,具体为一种同步触发脉冲信号再生装置。
技术介绍
在高速摄影系统、高速数据采集、医疗设备及能源等需要精密时序控制的系统中,同步系统都是维持其正常运行至关重要的环节。有的甚至要求同步系统必须具备低触发抖动(小于500ps),脉宽、延时量调节范围广,而且延时量调节必须具备皮秒级的分辨率。同步触发脉冲信号再生装置作为同步系统的组成部件,其性能优劣直接影响这些大型系统的运行效率和运行精度。目前通常使用计数器法实现的触发脉冲信号再生。但是即使采用100MHz的高端计数器,其分辨率最高只能达到10ns。而且由于输入触发脉冲信号与时钟信号难以对齐,输出的触发脉冲信号与输入触发脉冲信号之间会存在一个δt(0<δt<10ns)时间抖动。故现有的触发脉冲信号再生装置无法满足高精密时序控制系统运行效率和精度的要求,急需一种新的技术方案来有效地提高触发脉冲信号的分辨率,减小时间抖动。
技术实现思路
本技术的目的是提供一种同步触发脉冲信号再生装置,其包括基准时钟生成模块、时间间隔测量模块、输入延时调节模块、输出延时 ...
【技术保护点】
1.一种同步触发脉冲信号再生装置,包括基准时钟生成模块和FPGA模块,其特征在于:还包括时间间隔测量模块、输入延时调节模块和输出延时调节模块;外部时钟信号输入至基准时钟生成模块,基准时钟生成模块的输出连接至输入延时调节模块,输入延时调节模块的输出连接至FPGA通用IO脚,输入的同步触发信号连接至FPGA模块通用IO脚,时间间隔测量模块也与FPGA的通用IO脚相连接;另外FPGA模块的同步串行接口分别连接至时间间隔测量模块、输入延时调节模块和输出延时调节模块;FPGA模块输出的多路同步触发脉冲信号经输出延时调节模块的调节后为本装置输出的多路同步触发脉冲信号;所述的外部时钟信号 ...
【技术特征摘要】
1.一种同步触发脉冲信号再生装置,包括基准时钟生成模块和FPGA模块,其特征在于:还包括时间间隔测量模块、输入延时调节模块和输出延时调节模块;外部时钟信号输入至基准时钟生成模块,基准时钟生成模块的输出连接至输入延时调节模块,输入延时调节模块的输出连接至FPGA通用IO脚,输入的同步触发信号连接至FPGA模块通用IO脚,时间间隔测量模块也与FPGA的通用IO脚相连接;另外FPGA模块的同步串行接口分别连接至时间间隔测量模块、输入延时调节模块和输出延时调节模块;FPGA模块输出的多路同步触发脉冲信号经输出延时调节模块的调节后为本装置输出的多路同步触发脉冲信号;所述的外部时钟信号是2kHz~710MHz的时钟频率信号;所述的基准时钟生成模块跟踪、锁定外部输入的时钟信号并生成系统时钟信号,其系统时钟信号输入所连接的输入延时调节模块;所述的输入延时调节模块的延时调节分...
【专利技术属性】
技术研发人员:王航,陈峰,许党朋,赵灏,吕宏伟,眭明,韦佳天,谢征,田小程,张新立,杨小亮,
申请(专利权)人:中国电子科技集团公司第三十四研究所,
类型:新型
国别省市:广西,45
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。