The invention relates to a real cross-type complex coefficient FIR filter, which comprises a multiplier (1), an adder (2) and a delay (3); the multiplier (1), an adder (2) and a delay (3) constitute a cross-type structure. According to the phase shift factor before the polyphase filtering in the channelization process, the present invention is based on the phase shift factor before the polyphase filtering.
【技术实现步骤摘要】
一种实数交叉型复系数FIR滤波器
本专利技术涉及一种滤波器,特别是一种实数交叉型复系数FIR滤波器。
技术介绍
现代电磁信号环境越来越复杂密集,要求电子战接收机必须具有很宽的处理带宽、高灵敏度、大动态范围、多信号并行处理和大量信息实时处理的能力。而数字信道化接收机不仅可以较好的满足上述要求,还可实现监视信道内信号的全概率截获。数字信道化的实现是宽带数字接收机的基础核心,目前广泛采用基于多相滤波的数字信道化结构。由于信道化过程都是在FPGA中实现的,而基于多相滤波的数字信道化结构中我们会用到FIR滤波器,滤波器的实现中涉及到大量的复数运算,信道化的实现过程占用了FPGA的大量的乘法器资源,这样在多路输入的信道化接收机中就不得不采用多片FPGA来解决这个问题,但是多片FPGA又增加了系统的功耗,同时也增加了不同芯片之间数据通信出现误码的风险,因此怎样优化信道化的实现过程,降低FPGA乘法器资源的使用率,是多路输入信道化接收机需要解决的问题。
技术实现思路
本专利技术目的在于提供一种实数交叉型复系数FIR滤波器,避开复数乘法的运算,节省FPGA的乘法器资源。一种实数交叉型复 ...
【技术保护点】
1.一种实数交叉型复系数FIR滤波器,其特征在于包括:乘法器(1)、加法器(2)和延时器(3);待滤波数据和滤波器系数分别连接至乘法器(1)的输入端,乘法器(1)的输出和滤波器上一级运算节点输出的虚部分别连接至加法器(2)的输入端,加法器(2)输出作为下一级滤波器的实部输入;滤波器上一级运算节点输出的实部连接至延时器(3)的输入,延时器(3)的输出作为下一级滤波器的虚部输入。
【技术特征摘要】
1.一种实数交叉型复系数FIR滤波器,其特征在于包括:乘法器(1)、加法器(2)和延时器(3);待滤波数据和滤波器系数分别连接至乘法器(1)的输入端,乘法器(1)的输出和滤波器上一级运算节点输出的虚部分别连接至加法器(2)的输入端,加法器(2)输出作为下一级滤波器的实部输入;滤波器上一级运算节点输出的实部连接至延时器(3)的输入,延时器(3)的输出作为下一级滤波器的虚部输入。2.如权利要求1所述的实数交叉型复系数FIR滤波器,其特征在于:所...
【专利技术属性】
技术研发人员:许家安,顾琴昱,李冬温,
申请(专利权)人:北京遥感设备研究所,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。