一种基于FPGA的可配置系数的滤波器及电子设备制造技术

技术编号:10112891 阅读:163 留言:0更新日期:2014-06-02 16:34
本实用新型专利技术涉及一种基于FPGA的可配置系数的滤波器,连接至外部MCU,通过外部MCU更新滤波器系数,所述滤波器包括:控制逻辑,具有系数读取地址线和数据读写地址线;并行排列的多个系数存储器,用于存储滤波系数,每个系数存储器中的滤波系数彼此串行排列,多个系数存储器中的滤波系数首尾相接,系数存储器耦合至控制逻辑和外部MCU,并和外部MCU形成滤波器系数更新通道,滤波器系数更新通道中有更新系数地址线;多个采样数据存储器;多个系数存储器中的每个和多个采样数据存储器中的每个耦合至多个乘法器的每个,多个乘法器连接至累加器,在控制逻辑的控制下,滤波运算结果经触发器输出。本实用新型专利技术提高了滤波器的处理速度。(*该技术在2023年保护过期,可自由使用*)

【技术实现步骤摘要】

【技术保护点】
一种基于FPGA的可配置系数的滤波器,其特征在于,连接至外部MCU,通过外部MCU更新滤波器系数,所述滤波器包括:?控制逻辑,具有系数读取地址线和数据读写地址线;?并行排列的多个系数存储器,用于存储滤波系数,每个系数存储器中的滤波系数彼此串行排列,所述多个系数存储器中的滤波系数首尾相接,所述系数存储器耦合至控制逻辑和外部MCU,并和外部MCU形成滤波器系数更新通道,所述滤波器系数更新通道中有更新系数地址线;根据所述更新系数地址线和/或系数读取地址线,进行所述滤波系数的写入和/或读出;?多个采样数据存储器,用于存储采样数据,每个采样数据存储器中的采样数据彼此串行排列,所述多个采样数据存储器中的采样系数首尾相接,根据数据读写地址线,进行所述采样数据的写入或读出;?所述多个系数存储器中的每个和多个采样数据存储器中的每个耦合至多个乘法器的每个,所述多个乘法器连接至累加器,在控制逻辑的控制下,滤波运算结果经触发器输出。

【技术特征摘要】

【专利技术属性】
技术研发人员:王岳刘明
申请(专利权)人:京微雅格北京科技有限公司
类型:实用新型
国别省市:

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1