【技术实现步骤摘要】
一种高效率的细时间测量的电路
本专利技术属于数字电路
,具体涉及一种高效率的“细”时间测量的电路结构。
技术介绍
在我们日常生活中精确到秒级的时间间隔已经能够满足人们的生活需要,但是在科学和技术工程领域,精确到皮秒级的“细”时间测量提出了非常高的要求,广泛用于高科技领域,例如:在激光测距、卫星导航、高能物理实验、以及医学成像等领域,特别在量子通信中,发送端发送不同量子态的单光子信号,接收端对光子不断地接收,在发送端要计算每个光子准确的发送时间,同样的,在接收端要准确的知道每个光子的到达时间,这就要涉及到精确的时间测量技术,测量的时间精度对于整个实验结果有着十分重要的影响。近年来,随着“细”时间测量技术的不断发展,实现的方法也越来越多,可分为数字和模拟两个大类,特别是数字电路有了较大的进步,数字测量方法已成为主流的“细”时间测量设计方法,但是由于测量的精度要求比较高,误码率就变得越来越大,必须要经过多次测量才能减小误差提高其精度,多次测量的后果就会导致对多个时间间隔测量之间的等待时间变大,也就是死时间。死时间作为“细”时间测量最重要的因素之一,它的大小直接影响 ...
【技术保护点】
1.一种高效率的“细”时间测量的电路,包括锁相环和信号处理模块;其特征在于:还包括“细”时间计数模块和编码电路模块;所述的信号处理模块包括第一采集D触发器、第二采集D触发器、第一异或门、第二异或门、第三异或门、与门和大延迟选择器;所述第一采集D触发器的时钟端接锁相环的0°时钟输出端;所述第二采集D触发器的时钟端接锁相环的180°时钟输出端;第一异或门的第一输入端、第二输入端与第一采集D触发器的输入端、输出端分别相连;第二异或门的第一输入端、第二输入端与第二采集D触发器的输入端、输出端分别相连;第一异或门的输出端接与门的第一输入端、第三异或门的第一输入端及大延迟选择器的第一数 ...
【技术特征摘要】
1.一种高效率的“细”时间测量的电路,包括锁相环和信号处理模块;其特征在于:还包括“细”时间计数模块和编码电路模块;所述的信号处理模块包括第一采集D触发器、第二采集D触发器、第一异或门、第二异或门、第三异或门、与门和大延迟选择器;所述第一采集D触发器的时钟端接锁相环的0°时钟输出端;所述第二采集D触发器的时钟端接锁相环的180°时钟输出端;第一异或门的第一输入端、第二输入端与第一采集D触发器的输入端、输出端分别相连;第二异或门的第一输入端、第二输入端与第二采集D触发器的输入端、输出端分别相连;第一异或门的输出端接与门的第一输入端、第三异或门的第一输入端及大延迟选择器的第一数据输入端;第二异或门的输出端接第三异或门的第二输入端及大延迟选择器的第二数据输入端;第三异或门的输出端接与门的第二输入端;与门的输出端接大延迟选择器的地址输入端;大延迟选择器的输出端即为信号处理模块的延迟信号输出端;所述的“细”时间计数模块包括n个延迟单元、n个第一细算D触发器和n个第二细算D触发器;n个延迟单元依次排序并首尾依次相连;位于首端的延迟单元的输入端接信号处理模块的延迟信号输出端;n个第一细算D触发器的输入端与n个延迟单元的输出端分别相连;n个第二细算D触发器的输入端与n个延迟单元的输出端分别相连;n个第一细算D触发器的时钟端均接锁相环的0°时钟输出端;n个第二细算D触发器的时钟端均接锁相环的180°时钟输出端;所述的编码电路模块包括第一整合选择器组、第二整合选择器组、第一移位寄存器、第二移位寄存器、第一计数器、第二计数器、第一输出选择器、第二输出选择器、第一反向器、第二反向器和加法器;所述的第一整合选择器组包括n个第一整合选择器;所述的第二整合选择器组包括n个...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。