The utility model discloses a delay circuit, which comprises: N_1 sequentially connected delay unit, N logic and gates, M-N line decoder and 1 logic or gate; input signal to the input end of the first delay unit in N_1 delay unit and the first input end of the first logic and gate, and the I delay in N_1 delay unit. The output end of the time unit is connected to the input end of the i+1 delay unit and the first input end of the i+1 logic and gate in the N+1 delay unit, the output end of the N+1 delay unit in the N*1 delay unit and the first input end of the N logic and gate in the gate, and the N logic is connected to the second input of the L logic and gate in the gate. The terminal is connected with the L output terminal of the M-N line decoder, and the N logic and the output terminal of the gate are connected with the N input terminals of the logic or the gate one to one in turn. The delay circuit of the utility model can generate delay signals with different delay time and high delay precision.
【技术实现步骤摘要】
一种延时电路
本技术涉及数字电路信号处理
,尤其涉及一种延时电路。
技术介绍
延时电路作为信号处理中的关键电路,被广泛应用于变频控制、自动测控、相控雷达、电子对抗等场合。在对测控系统进行仿真或测试的过程中,通常需要延时电路产生具有不同延时时间的延时信号。现有的延时电路分为数字延时电路和模拟延时电路,其中,数字延时电路通常通过控制计数器的模来控制延时时间,模拟延时电路则让信号沿导体传播,通过控制导体的长度来控制延时时间。但是,由于数字延时电路中计数器受计数频率的限制;而模拟延时电路受导体体积限制,使得延时电路的延时时间范围及选择受限。因而,现有的延时电路无法通过一个延时电路产生具有不同延时时间且延时精度高的延时信号,来满足测控系统中仿真或测试的要求。
技术实现思路
针对上述问题,本技术的一种延时电路,能够产生具有不同延时时间且延时精度高的延时信号,可有效地满足测控系统中仿真或测试的要求。为解决上述技术问题,本技术的一种延时电路,包括:N-1个顺次连接的延时单元,每个延时单元具有输入端和输出端,每个延时单元具有K种延时时间;N=2M,M≥1,且M为整数;K为整数;N个逻辑与门,每个逻辑与门具有第一输入端、第二输入端和输出端;M-N线译码器,具有M个输入端及N个输出端;所述M个输入端用于输入M位二进制数码;1个逻辑或门,具有N个输入端和1个输出端;其中,输入信号输入到N-1个延时单元中第一延时单元的输入端及第一逻辑与门的第一输入端,所述N-1个延时单元中的第i延时单元的输出端连接到第i+1延时单元的输入端及所述N个逻辑与门中第i+1逻辑与门的第一输入端,1≤i≤N ...
【技术保护点】
1.一种延时电路,其特征在于,包括:N‑1个顺次连接的延时单元,每个延时单元具有输入端和输出端,每个延时单元具有K种延时时间;N=2M,M≥1,且M为整数;K为整数;N个逻辑与门,每个逻辑与门具有第一输入端、第二输入端和输出端;M-N线译码器,具有M个输入端及N个输出端;所述M个输入端用于输入M位二进制数码;1个逻辑或门,具有N个输入端和1个输出端;其中,输入信号输入到N‑1个延时单元中第一延时单元的输入端及所述N个逻辑与门中第一逻辑与门的第一输入端,所述N‑1个延时单元中的第i延时单元的输出端连接到第i+1延时单元的输入端及所述N个逻辑与门中第i+1逻辑与门的第一输入端,1≤i≤N‑2,且i为整数,所述N‑1个延时单元中第N‑1延时单元的输出端与所述N个逻辑与门中第N逻辑与门的第一输入端连接;所述N个逻辑与门中第L逻辑与门的第二输入端与所述M-N线译码器的第L输出端连接,所述N个逻辑与门的输出端与所述逻辑或门的N个输入端依次一对一连接,1≤L≤N,且L为整数;所述逻辑或门的输出端用于信号输出。
【技术特征摘要】
1.一种延时电路,其特征在于,包括:N-1个顺次连接的延时单元,每个延时单元具有输入端和输出端,每个延时单元具有K种延时时间;N=2M,M≥1,且M为整数;K为整数;N个逻辑与门,每个逻辑与门具有第一输入端、第二输入端和输出端;M-N线译码器,具有M个输入端及N个输出端;所述M个输入端用于输入M位二进制数码;1个逻辑或门,具有N个输入端和1个输出端;其中,输入信号输入到N-1个延时单元中第一延时单元的输入端及所述N个逻辑与门中第一逻辑与门的第一输入端,所述N-1个延时单元中的第i延时单元的输出端连接到第i+1延时单元的输入端及所述N个逻辑与门中第i+1逻辑与门的第一输入端,1≤i≤N-2,且i为整数,所述N-1个延时单元中第N-1延时单元的输出端与所述N个逻辑与门中第N逻辑与门的第一输入端连接;所述N个逻辑与门中第L逻辑与门的第二输入端与所述M-N线译码器的第L输出端连接,所述N个逻辑与门的输出端与所述逻辑或门的N个输入端依次一对一连接,1≤L≤N,且L为整数;所述逻辑或门的输出端用于信号输出。2.如权利要求1所述的延时电路,其特征...
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。