一种阵列基板及显示装置制造方法及图纸

技术编号:19488176 阅读:23 留言:0更新日期:2018-11-17 11:47
本发明专利技术公开了一种阵列基板及显示装置,通过对显示区域、第一非显示区域、第二非显示区域的设置,可以将尺寸较大的摄像头、听筒、以及传感器等器件设置在第二非显示区域内的器件设置区域,从而可以有效减少第一非显示区域的占用面积,从而有利于实现窄边框的设计。并且,通过对第一数据线和第二数据线的设置,可以有效降低第一数据线和第二数据线之间的相互干扰,从而提高显示面板的显示效果。

【技术实现步骤摘要】
一种阵列基板及显示装置
本专利技术涉及显示
,尤指一种阵列基板及显示装置。
技术介绍
随着显示技术的不断发展,显示面板被广泛应用于手机、平板电脑以及公共场所大厅的信息查询机等电子设备中,为人们的生活带来了便利。目前,“屏占比”成为衡量显示面板优劣的一个重要参数。“屏占比”越大,意味着显示面板的边框越小,这就使得显示面板的边框无法容纳尺寸较大的器件,如摄像头、听筒或红外传感器等。因此,如何在确保显示面板屏占比较高的前提下,使得尺寸较大的器件能够正常安装使用,是本领域技术人员亟待解决的技术问题。
技术实现思路
本专利技术实施例提供了一种阵列基板及显示装置,用以在确保显示面板屏占比较高的前提下,使得尺寸较大的器件能够正常安装使用。本专利技术实施例提供了一种阵列基板,包括:显示区域、第一非显示区域、以及第二非显示区域;所述第一非显示区域围绕所述显示区域,所述显示区域围绕所述第二非显示区域;所述第二非显示区域包括:器件设置区域,以及围绕所述器件设置区域的走线区域;所述阵列基板还包括呈阵列排布的像素单元,所述像素单元包括至少三个具有不同颜色的子像素单元;所述阵列基板还包括多条相互绝缘设置的数据线,一条所述数据线与一列具有相同颜色的所述子像素单元对应连接,多条所述数据线通过所述走线区域;通过所述走线区域的多条所述数据线包括至少一组数据线组,所述数据线组包括第一数据线和第二数据线,所述第一数据线和所述第二数据线均包括电连接的常规部分和连接部分,所述连接部分位于所述走线区域内,且所述第一数据线的连接部分与所述第二数据线的连接部分在所述阵列基板上的正投影至少部分重叠;所述第一数据线和所述第二数据线输入极性相同的数据信号,且所述第一数据线对应连接的所述子像素单元的颜色,不同于所述第二数据线对应连接的所述子像素单元的颜色。从而,通过上述显示区域、第一非显示区域、第二非显示区域的设置,可以将尺寸较大的摄像头、听筒、以及传感器等器件设置在第二非显示区域内的器件设置区域,从而可以有效减少第一非显示区域的占用面积,从而有利于实现窄边框的设计。并且,通过上述对第一数据线和第二数据线的设置,可以有效降低第一数据线和第二数据线之间的相互干扰,从而提高显示面板的显示效果。另一方面,本专利技术实施例还提供了一种显示装置,包括:液晶显示面板;所述液晶显示面板包括:如本专利技术实施例提供的上述阵列基板、与所述阵列基板相对而置的对向基板、以及位于所述阵列基板和所述对向基板之间的液晶。本专利技术有益效果如下:本专利技术实施例提供的一种阵列基板及显示装置,通过对第二非显示区域的设置,可以将摄像头、听筒或传感器等器件设置在器件设置区域,且显示区域围绕第二非显示区域,即将第二非显示区域设置在显示区域内部,如此可以大大减少第一非显示区域的占用面积,即减少边框的占用面积,从而可以有利于实现窄边框和高屏占比的设计。并且,通过对第一数据线和第二数据线输入的数据信号的极性的设置,以及对分别与第一数据线和第二数据线对应连接的子像素单元的颜色的设置,使得在第一数据线和第二数据线的连接部分存在重叠时,可以大大降低第一数据线和第二数据线之间的相互干扰,从而提高显示面板的显示效果。附图说明图1为本专利技术实施例中提供的阵列基板的结构示意图之一;图2为本专利技术实施例中提供的阵列基板的结构示意图之二;图3为本专利技术实施例中提供的阵列基板的结构示意图之三;图4为本专利技术实施例中提供的阵列基板的结构示意图之四;图5为图2中的第二非显示区域和多路选择电路的具体结构示意图;图6为图4中的第二非显示区域和多路选择电路的具体结构示意图;图7为图2中的虚线框3中的局部放大示意图;图8为沿着图2中的T-T’所示的剖视图;图9为沿着图2中沿x-x’所示的剖视图;图10为本专利技术实施例中提供的阵列基板的局部结构示意图之一;图11为本专利技术实施例中提供的阵列基板的局部结构示意图之二;图12为本专利技术实施例中提供的第二非显示区域的局部放大示意图;图13为本专利技术实施例中提供的显示装置的结构示意图;图14为本专利技术实施例中提供的显示面板的结构示意图。具体实施方式下面将结合附图,对本专利技术实施例提供的一种阵列基板及显示装置的具体实施方式进行详细地说明。需要说明的是,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。本专利技术实施例提供了一种阵列基板,如图1至图6所示,其中,图1至图4为阵列基板的结构示意图,图5为图2中的多路选择电路(针对该多路选择电路的解释可详见下述内容)和第二非显示区域的局部结构示意图,图6为图4中的多路选择电路和第二非显示区域的局部结构示意图;阵列基板可以包括:显示区域A、第一非显示区域B1、以及第二非显示区域B2;第一非显示区域B1围绕显示区域A,显示区域A围绕第二非显示区域B2;第二非显示区域B2包括:器件设置区域Q,以及围绕器件设置区域Q的走线区域K;阵列基板还包括呈阵列排布的像素单元P,像素单元P包括至少三个具有不同颜色的子像素单元,如图1至图3中所示的红色子像素单元R、绿色子像素单元G和蓝色字像素单元B,或者如图4中所示的红色子像素单元R、绿色子像素单元G和蓝色字像素单元B和白色子像素单元W;其中,图1至图4中仅示出了部分像素单元P;需要说明的是,为了清楚地说明阵列基板的结构,图1至图4中仅示出了部分子像素单元,即一列中仅示出了一个子像素单元,但示出的该子像素单元表示所在列仅具有这一种颜色的子像素单元;如图1所示,位于虚线框P中最左侧的子像素单元为红色子像素单元R,这表示该列子像素单元中仅包括红色子像素单元R。阵列基板还包括多条相互绝缘设置的数据线10,一条数据线10与一列具有相同颜色的子像素单元对应连接,多条数据线10通过走线区域K;通过走线区域K的多条数据线10包括至少一组数据线组,如图1至图4中包括四组数据线组,分别记为S1至S4,但并不限于四组;以数据线组S2为例,数据线组S2包括第一数据线S21和第二数据线S22,第一数据线S21和第二数据线S22均包括电连接的常规部分(S21和S22的常规部分为直线部分)和连接部分(S21和S22的连接部分分别为图1、图3、图4和图6中所示的非直线部分,或分别为图2和图5中所示的台阶状部分,分别记为c和d),连接部分(c或d)位于走线区域K内,且第一数据线S21的连接部分c与第二数据线S22的连接部分d在阵列基板上的正投影至少部分重叠,具体可参见图1中的实线框1所示;参见图5和图6所示的局部结构示意图,第一数据线(如S21)和第二数据线(如S22)输入极性相同的数据信号(如均输入负极性的数据信号),且第一数据线(如S21)对应连接的子像素单元的颜色(如图5和图6中的绿色子像素单元G),不同于第二数据线(如S22)对应连接的子像素单元的颜色(如图5中的红色子像素单元R,或者如图6中的白色子像素单元W)。需要注意的是,在本专利技术实施例中,器件设置区域Q可以用于设置尺寸较大的摄像头、听筒、以及传感器等器件,以避免尺寸较大的摄像头、听筒、以及传感器等器件占用第一非显示区域B1,从而可以有效减少第一非显示区域B1的占用面积,即减少边框的占用面积,实现窄边框的本文档来自技高网...

【技术保护点】
1.一种阵列基板,其特征在于,包括:显示区域、第一非显示区域、以及第二非显示区域;所述第一非显示区域围绕所述显示区域,所述显示区域围绕所述第二非显示区域;所述第二非显示区域包括:器件设置区域,以及围绕所述器件设置区域的走线区域;所述阵列基板还包括呈阵列排布的像素单元,所述像素单元包括至少三个具有不同颜色的子像素单元;所述阵列基板还包括多条相互绝缘设置的数据线,一条所述数据线与一列具有相同颜色的所述子像素单元对应连接,多条所述数据线通过所述走线区域;通过所述走线区域的多条所述数据线包括至少一组数据线组,所述数据线组包括第一数据线和第二数据线,所述第一数据线和所述第二数据线均包括电连接的常规部分和连接部分,所述连接部分位于所述走线区域内,且所述第一数据线的连接部分与所述第二数据线的连接部分在所述阵列基板上的正投影至少部分重叠;所述第一数据线和所述第二数据线输入极性相同的数据信号,且所述第一数据线对应连接的所述子像素单元的颜色,不同于所述第二数据线对应连接的所述子像素单元的颜色。

【技术特征摘要】
1.一种阵列基板,其特征在于,包括:显示区域、第一非显示区域、以及第二非显示区域;所述第一非显示区域围绕所述显示区域,所述显示区域围绕所述第二非显示区域;所述第二非显示区域包括:器件设置区域,以及围绕所述器件设置区域的走线区域;所述阵列基板还包括呈阵列排布的像素单元,所述像素单元包括至少三个具有不同颜色的子像素单元;所述阵列基板还包括多条相互绝缘设置的数据线,一条所述数据线与一列具有相同颜色的所述子像素单元对应连接,多条所述数据线通过所述走线区域;通过所述走线区域的多条所述数据线包括至少一组数据线组,所述数据线组包括第一数据线和第二数据线,所述第一数据线和所述第二数据线均包括电连接的常规部分和连接部分,所述连接部分位于所述走线区域内,且所述第一数据线的连接部分与所述第二数据线的连接部分在所述阵列基板上的正投影至少部分重叠;所述第一数据线和所述第二数据线输入极性相同的数据信号,且所述第一数据线对应连接的所述子像素单元的颜色,不同于所述第二数据线对应连接的所述子像素单元的颜色。2.如权利要求1所述的阵列基板,其特征在于,所述第一数据线与所述第二数据线先后输入极性相同的数据信号。3.如权利要求1所述的阵列基板,其特征在于,任意相邻两条所述数据线输入极性相反的数据信号。4.如权利要求3所述的阵列基板,其特征在于,针对一组所述数据线组,所述第一数据线对应连接的所述子像素单元所在列,与所述第二数据线对应连接的所述子像素单元所在列之间,至少间隔一列所述子像素单元。5.如权利要求4所述的阵...

【专利技术属性】
技术研发人员:骆晓东李东华
申请(专利权)人:厦门天马微电子有限公司
类型:发明
国别省市:福建,35

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1