An ultra low power correction code value generation circuit belongs to the technical field of electronic circuits. It includes control signal generating module, trimming code value generating module and trimming code value saving output module. The control signal generating module is used to generate control signal to control whether the trimming code value generating module is working properly, and the clock signal to control the trimming code value saving output module to repair the trimming code value generating module. The trimming code generation module controls the fuse to generate the required trimming code value, and the trimming code value saves the input end of the output module to connect the output end of the generating unit. The clock end of the trimming code generation module connects the clock signal to save and output the trimming code value. After saving and outputting the generated trimming code value, the circuit enters the reset state, and the generation of the trimming code value to the output only needs to produce a clock signal, which reduces the current loss and greatly reduces the power consumption of the circuit.
【技术实现步骤摘要】
一种超低功耗的修调码值产生电路
本专利技术涉及电子电路技术,具体的说是涉及一种超低功耗的修调码值产生电路。
技术介绍
修调(Trimming)技术可以降低工艺波动、工艺失调等对电路的影响,提高芯片成品率。用修调Trimming技术提高电路关键性能可以减小相关联电路的设计约束,降低设计难度,降低相关联电路的功耗,缩小电路面积。但是修调电路本身也有功耗,在芯片系统设计中需要充分考虑提高精度对于整个芯片系统的意义,也要考虑如何进一步降低修调电路的功耗。因此,利用超低功耗的修调码值产生电路对电路进行优化的同时,需要降低修调电路的功耗,使之更适应于集成电路低功耗的趋势。
技术实现思路
针对上述修调码值产生电路需要在功耗上进一步优化的问题,本专利技术提出一种超低功耗的修调码值产生电路,可以有效控制修调码值生成模块的工作时间,降低系统的功耗。本专利技术所采用的技术方案为:一种超低功耗的修调码值产生电路,包括控制信号产生模块、修调码值生成模块和修调码值保存输出模块,所述控制信号产生模块用于产生控制信号PD_N和时钟信号CK,所述控制信号PD_N用于控制所述修调码值生成模块,所述时钟信 ...
【技术保护点】
1.一种超低功耗的修调码值产生电路,其特征在于,包括控制信号产生模块、修调码值生成模块和修调码值保存输出模块,所述控制信号产生模块用于产生控制信号(PD_N)和时钟信号(CK),所述控制信号(PD_N)用于控制所述修调码值生成模块,所述时钟信号(CK)用于控制所述修调码值保存输出模块;所述修调码值生成模块包括基准比较单元和产生单元,所述基准比较单元包括第一NMOS管(NM1)、第二NMOS管(NM2)、第四NMOS管(NM4)、第一PMOS管(PM1)和第一电阻(R1),第一NMOS管(NM1)的漏极连接基准电流(Iref),其栅极连接第二NMOS管(NM2)的栅极和第四N ...
【技术特征摘要】
1.一种超低功耗的修调码值产生电路,其特征在于,包括控制信号产生模块、修调码值生成模块和修调码值保存输出模块,所述控制信号产生模块用于产生控制信号(PD_N)和时钟信号(CK),所述控制信号(PD_N)用于控制所述修调码值生成模块,所述时钟信号(CK)用于控制所述修调码值保存输出模块;所述修调码值生成模块包括基准比较单元和产生单元,所述基准比较单元包括第一NMOS管(NM1)、第二NMOS管(NM2)、第四NMOS管(NM4)、第一PMOS管(PM1)和第一电阻(R1),第一NMOS管(NM1)的漏极连接基准电流(Iref),其栅极连接第二NMOS管(NM2)的栅极和第四NMOS管(NM4)的漏极并作为所述基准比较单元的第一输出端,其源极连接第二NMOS管(NM2)和第四NMOS管(NM4)的源极并接地(GND);第四NMOS管(NM4)的栅极连接所述控制信号(PD_N);第二NMOS管(NM2)的漏极连接第一PMOS管(PM1)的栅极和漏极并作为所述基准比较单元的第二输出端;第一电阻(R1)的一端连接电源电压(VDD),另一端连接第一PMOS管(PM1)的源极;所述产生单元包括第二PMOS管(PM2)、熔丝、第三NMOS管(NM3)和第五NMOS管(NM5),第三NMOS管(NM3)的栅极连接所述基准比较单元的第一输出端,其漏极连接第五NMOS管(NM5)和第二PMOS管(PM2)的漏极并作为所述产生单元的输出端,其源极连接第五NMOS管(NM5)的源极并接地(GND);第五NMOS管(NM5)的栅极连接所述控制信号(PD_N);第二PMOS管(PM2)的栅极连接所述基准比较单元的第二输出端,其源极连接熔丝的一端并作为熔丝控制端;熔丝的另一端连接电源电压(VDD);所述修调码值保存输出模块的输入端连接所述产生单元的输出端,其时钟端连接所述时钟信号(CK),其输出端输出所述修调码值。2.根据权利要求1所述的超低功耗的修调码值产生电路,其特征在于,所述控制信号产生模块包括第一D触发器、第一延迟器(Delay_1)、第二延迟器(Delay_2)、第一与门(AND1)、第一反相器(INV1)和第二反相器(INV...
【专利技术属性】
技术研发人员:李泽宏,罗仕麟,洪至超,熊涵风,张成发,时传飞,赵念,
申请(专利权)人:电子科技大学,
类型:发明
国别省市:四川,51
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。