一种应用于导航系统的嵌入式芯片技术方案

技术编号:19031630 阅读:45 留言:0更新日期:2018-09-26 21:48
本实用新型专利技术公开了一种应用于导航系统的嵌入式芯片,包括:处理器核心、静态随机存取存储器SRAM、储存器FLASH、DMA电路、定时器Timer、看门狗电路WDT、EMIF接口、JTAG接口和64位GPIO接口,处理器核心通过AHB总线与静态随机存取存储器SRAM、EMIF接口、DMA电路、JTAG接口连接,储存器FLASH、64位GPIO接口、看门狗电路WDT、定时器Timer通过APB总线与AHB总线连接,APB总线与AHB总线之间设置有AHB/APB桥模块,64位GPIO接口上设置有RS‑485/RS422接口、SPI接口、I2C接口、RS‑232接口、PWM可编程接口、GPIO接口、ADC输入接口。本实用新型专利技术通过在AHB总线和APB总线将多种接口与双核心处理连接起来,芯片上集成多种数据接口,可以不需要外部扩展就能够满足与各种板级元件连接的需求,实现单片解决方案。

【技术实现步骤摘要】
一种应用于导航系统的嵌入式芯片
本技术涉及导航系统,特别是一种应用于导航系统的嵌入式芯片。
技术介绍
导航系统是指用于航海、航空、天文、水文、陆上交通等方面的导航、制导装置和相关领域,电子导航系统包括无线电导航、雷达导航、卫星导航等,卫星导航的原理是利用GPS卫星定位,再通过陀螺仪等设备来确定方向的变化。目前在导航系统中使用的电子元件种类繁多,接口类型复杂,常用的处理器芯片集成的接口数量和类型不足,难以满足与各种板级元件连接的需求,或者只能外部扩展各种接口,增加了成本和占用的空间。
技术实现思路
为了解决上述问题,本技术的目的是提供一种集成多种类型的接口的应用于导航系统的嵌入式芯片。本技术采用的技术方案是:一种应用于导航系统的嵌入式芯片,包括:处理器核心、静态随机存取存储器SRAM、储存器FLASH、DMA电路、定时器Timer、看门狗电路WDT、EMIF接口、JTAG接口和64位GPIO接口,所述处理器核心通过AHB总线与静态随机存取存储器SRAM、EMIF接口、DMA电路、JTAG接口连接,所述储存器FLASH、64位GPIO接口、看门狗电路WDT、定时器Timer通过APB总线与AHB本文档来自技高网...

【技术保护点】
1.一种应用于导航系统的嵌入式芯片,其特征在于,包括:处理器核心、静态随机存取存储器SRAM、储存器FLASH、DMA电路、定时器Timer、看门狗电路WDT、EMIF接口、JTAG接口和64位GPIO接口,所述处理器核心通过AHB总线与静态随机存取存储器SRAM、EMIF接口、DMA电路、JTAG接口连接,所述储存器FLASH、64位GPIO接口、看门狗电路WDT、定时器Timer通过APB总线与AHB总线连接,所述APB总线与AHB总线之间设置有AHB/APB桥模块,所述64位GPIO接口上设置有RS‑485/RS422接口、SPI接口、I2C接口、RS‑232接口、PWM可编程接口、GP...

【技术特征摘要】
1.一种应用于导航系统的嵌入式芯片,其特征在于,包括:处理器核心、静态随机存取存储器SRAM、储存器FLASH、DMA电路、定时器Timer、看门狗电路WDT、EMIF接口、JTAG接口和64位GPIO接口,所述处理器核心通过AHB总线与静态随机存取存储器SRAM、EMIF接口、DMA电路、JTAG接口连接,所述储存器FLASH、64位GPIO接口、看门狗电路WDT、定时器Timer通过APB总线与AHB总线连接,所述APB总线与AHB总线之间设置有AHB/APB桥模块,所述64位GPIO接口上设置有RS-485/RS422接口、SPI接口、I2C接口、RS-232接口、PWM可编程接口、GPIO接口、ADC输入接口。2.根据权...

【专利技术属性】
技术研发人员:李爱夫
申请(专利权)人:湖南中部芯谷科技有限公司
类型:新型
国别省市:湖南,43

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1