微控制器制造技术

技术编号:18525045 阅读:37 留言:0更新日期:2018-07-25 12:23
本发明专利技术提供了一种微控制器,包括重置接脚、重置电路、以及第一逻辑电路。当微控制器上电时重置接脚上具有第一重置信号。重置电路接收第一重置信号以及产生第二重置信号。重置电路包括多个正反器。在微控制器上电后,当等正反器的多个输出值的输出组合不为特定数值时,重置电路根据第一重置信号来切换第二重置信号的状态。第一逻辑电路接收第二重置信号,且当第二重置信号的状态被切换时,执行第一初始化操作。当第二重置信号的状态被切换时,重置电路将正反器的输出值的输出组合设定为特定数值。

【技术实现步骤摘要】
微控制器
本专利技术有关于一种微控制器,特别是有关于一种用于微控制器的重置电路。
技术介绍
在微控制器中,有一些暂存器在微控制器上电与系统重置后会进行初始化操作以设定初始值,而有另一些暂存器仅会在微控制器上电后进行初始化操作。对于后者而言,当微控制器重置后,其所储存的值不会回复成初始值。因此,目前具有一种上电重置电路,其仅于微控制器上电后致能特定暂存器执行初始化操作。然而,在某些情况下,例如,上电速度太慢导致上电重置电路不操作,对应的暂存器没有进行初始化,导致系统误动作。
技术实现思路
本专利技术一实施例提供一种微控制器,包括重置接脚、重置电路、以及第一逻辑电路。当微控制器上电时,重置接脚上具有第一重置信号。重置电路接收第一重置信号以及产生一第二重置信号。重置电路包括多个正反器。在微控制器上电后,当多个正反器的多输出值的输出组合不为预设数值时,重置电路根据第一重置信号来切换第二重置信号的状态。第一逻辑电路接收第二重置信号,且当第二重置信号的状态被切换时,执行第一初始化操作。当第二重置信号的状态被切换时,重置电路将正反器的输出值的输出组合设定为预设数值。本专利技术另一实施例提供一种微控制器,包括重置接脚、重置电路、以及第一逻辑电路。当供应电压提供至微控制器时,重置接脚上的第一重置信号的位准由初始位准逐渐上升。重置电路耦接重置接脚且产生第二重置信号。在第一重置信号的位准由初始位准逐渐上升的期间,于第一时间点,重置电路将第二重置信号的位准由第一位准切换为第二位准。第一逻辑电路接收第二重置信号,且当第二重置信号的位准由第一位准切换为第二位准被切换时,执行第一初始化操作。在供应电压持续地提供至微控制器的期间,在第一时间点之后,当第一重置信号的位准切换回初始位准且再次逐渐上升时,重置电路将第二重置信号的位准维持在第二位准。附图说明图1表示根据本专利技术一实施例的微控制器。图2表示根据本专利技术一实施例的重置电路。图3表示根据本专利技术一实施例,图1中微控制器的电源接脚的电压位准、重置信号、以及正反器的输出组合的变化。【符号说明】1~微控制器;10~重置电路;11~一次性重置逻辑电路;12~一般逻辑电路;13~电阻器;14~电容器;15~开关;21~判断逻辑电路;201…208~正反器;210~与门;211~或门;CK~时脉端;D~输入端;GND~接地端;LVini~初始位准;NQ~负输出端;Q~正输出端;QOUT~输出组合;RESB、OT_RESB~重置信号;RST~重置接脚;S210~判断信号;Vsupply~电源接脚;VDD~电源接脚;VTH~临界位准。具体实施方式为使本专利技术的上述目的、特征和优点能更明显易懂,下文特举一较佳实施例,并配合所附图式,作详细说明如下。图1表示根据本专利技术一实施例的微控制器。参阅图1,微控制器1包括重置电路10、一次性重置逻辑电路11以及一般逻辑电路12。在本专利技术的实施例中,一次性重置逻辑电路11是指仅于微控制器1上电后进行初始化操作的电路,而一般逻辑电路12是指于微控制器1上电后以及微控制器1重置后皆会执行初始化操作的电路。在一实施例中,一次性重置逻辑电路11包括一暂存器或者多个暂存器,例如,用于电源控制的暂存器。一般逻辑电路12也包括一暂存器或者多个暂存器。关于微控制器1的上电与重置将于下文中说明。参阅图1,微控制器1还包括电阻器13、重置接脚RST以及电源接脚VDD。电阻器13的一端耦接电源接脚VDD,而另一端耦接重置接脚RST。图1也显示了电容器14与开关15。电容器14配置在微控制器1的外部,其耦接于重置接脚RST与接地端GND之间。同样地,开关15也配置在微控制器1的外部,其耦接于重置接脚RST与接地端GND之间。如此一来,重置接脚RST上的重置信号RESB的位准将取决于电源接脚VDD上的电压大小以及开关15的导通/关闭状态。重置信号RESB提供至重置电路10以及一般逻辑电路12。图2表示根据本专利技术实施例的重置电路。参阅图2,重置电路10包括多个正反器以及判断逻辑电路21。在图2的实施例中,是以8个正反器201-208为例来说明,且正反器201-208为正缘触发的正反器。每一正反器具有输入端D、时脉端CK、正输出端Q以及负输出端NQ。正反器201、203、205、与207的输入端D耦接电源接脚VDD,而正反器202、204、206、与208的输入端D耦接接地端GND。正反器201-208的正输出端Q上的输出值一起形成一输出组合。判断逻辑电路21耦接正反器201、203、205、与207的正输出端Q以及耦接正反器202、204、206、与208的负输出端NQ。对于每一正反器而言,正输出端Q上的数值与负输出端NQ上的数值彼此相反。因此,判断逻辑电路21透过接收正反器201、203、205、与207的正输出端Q上的输出值以及正反器202、204、206、与208的负输出端NQ上的输出值来判断正反器201-208的正输出端Q上的输出值的输出组合是否为预设的特定数值。在此实施例中,此特定组合预设为“10101010”。在图2的实施例中,判断逻辑电路21包括与门210以及或门211。与门210的多个输入端耦接正反器201、203、205、与207的正输出端Q以及正反器202、204、206、与208的负输出端NQ以接收输出值。与门210的输出端产生一判断信号S210,以表示正反器201-208的输出值的输出组合是否为预设数值。或门211的两输入端分别接收重置信号RESB与判断信号S210,且其输出端产生另一重置信号OT_RESB。重置信号OT_RESB提供至一次性重置逻辑电路11。重置信号OT_RESB也提供至正反器201-208的时脉端CK,以作为其触发信号。在一实施例中,微控制器1配置在一基板上,且正反器201-208在此基板上所在位置彼此接近。此外,耦接正反器201-208与与门210的导线L21-L28以对称的方式配置,如图2所示。图3表示根据本专利技术一实施例,接电源接脚VDD的电压位准、重置信号RESB与OT_RESB、以及正反器201-208的输出组合QOUT的变化。以下将参阅图2与图3来说明重置电路10的操作。当微控制器1接收到具有相对高位准的一供应电压Vsupply时,电源接脚VDD的电压位准提高,而接地端GND具有相对低位准的电压。在本案的实施例中,微控制器1上电是指原本没有接收任何供应电压的微控制器1接收一供应电。在一实施例中,当微控制器1所在的电子装置的电源线或电源输入端接收到来自供应电源的电力时,此电力作为供应电压Vsupply,或者此电力经电子装置中的一功率转换器转换后作为供应电压Vsupply。供应电源可以是市电插座或移动电源等可提供电力的装置或设备。参阅图3,由于电阻器13与电容器14的RC效应,重置信号RESB的电压位准在期间P20中随着电源接脚VDD的电压位准提高,而从初始位准LVini逐渐地上升。由于,如上所述,正反器201-208邻近的配置位置以及对称的导线L21-L28,且由于正反器201-208尚未被触发,因此,基于正反器201-208的特性,在期间P20中,正反器201-208的正输出端Q的电压位准趋近于相同,也就是正反器201-208的输出值(Q)趋近于本文档来自技高网...

【技术保护点】
1.一种微控制器,其特征在于,包括;一重置接脚,当该微控制器上电时,该重置接脚上具有一第一重置信号;一重置电路,接收该第一重置信号以及产生一第二重置信号,且包括多个正反器,其中,在该微控制器上电后,当该多个正反器的多个输出值的一输出组合不为一预设数值时,该重置电路根据该第一重置信号来切换该第二重置信号的状态;以及一第一逻辑电路,接收该第二重置信号,且当该第二重置信号的状态被切换时,执行一第一初始化操作;其中,当该第二重置信号的状态被切换时,该重置电路将该多个正反器的该多个输出值的该输出组合设定为该预设数值。

【技术特征摘要】
2017.01.18 TW 1061016391.一种微控制器,其特征在于,包括;一重置接脚,当该微控制器上电时,该重置接脚上具有一第一重置信号;一重置电路,接收该第一重置信号以及产生一第二重置信号,且包括多个正反器,其中,在该微控制器上电后,当该多个正反器的多个输出值的一输出组合不为一预设数值时,该重置电路根据该第一重置信号来切换该第二重置信号的状态;以及一第一逻辑电路,接收该第二重置信号,且当该第二重置信号的状态被切换时,执行一第一初始化操作;其中,当该第二重置信号的状态被切换时,该重置电路将该多个正反器的该多个输出值的该输出组合设定为该预设数值。2.如权利要求1所述的微控制器,其特征在于,该微控制器配置在一晶片基板上,且该多个正反器分别配置在该晶片基板上的彼此相近的多个位置。3.如权利要求1所述的微控制器,其特征在于,该重置电路还包括:一判断逻辑电路,耦接该多个正反器以及接收该第一重置信号,且判断该多个正反器的该多个输出值的该输出组合是否为该预设数值,当判断出该多个正反器的该多个输出值的该输出组合不为该预设数值时,该判断逻辑电路根据该第一重置信号来切换该第二重置信号的状态。4.如权利要求3所述的微控制器,其特征在于,在该微控制器上电后的一第一期间,该第一重置信号的位准逐渐上升,且该多个正反器的该多个输出值的该输出组合不为该预设数值。5.如权利要求3所述的微控制器,其特征在于中,该判断逻辑电路包括:一第一逻辑门,耦接该多个正反器,且产生一判断信号以表示该多个正反器的该多个输出值的该输出组合是否为该预设数值;以及一第二逻辑门,接收该第一重置信号以及该判断信...

【专利技术属性】
技术研发人员:张宝树蔡文浩
申请(专利权)人:新唐科技股份有限公司
类型:发明
国别省市:中国台湾,71

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1