像素电路及其驱动方法、阵列基板、显示面板技术

技术编号:18401081 阅读:27 留言:0更新日期:2018-07-08 20:37
本发明专利技术的实施例公开了像素电路及其驱动方法、阵列基板和显示面板。像素电路包括移位寄存器单元、反相器和像素驱动电路。移位寄存器单元被配置为在启动信号、第一时钟信号和第二时钟信号的控制下提供第一驱动信号。反相器被配置为对第一驱动信号进行反相,以产生第二驱动信号。像素驱动电路被配置为根据第一驱动信号和第二驱动信号,控制发光器件。

Pixel circuit and driving method, array substrate, and display panel

The embodiment of the invention discloses a pixel circuit and a driving method, an array substrate and a display panel. The pixel circuit includes a shift register unit, an inverter and a pixel driving circuit. The shift register unit is configured to provide a first driving signal under the control of the start signal, the first clock signal and the second clock signal. The inverter is configured to invert the first driving signal to generate the second driving signal. The pixel driving circuit is configured to control the light emitting device according to the first driving signal and the second driving signal.

【技术实现步骤摘要】
像素电路及其驱动方法、阵列基板、显示面板
本专利技术涉及显示
,具体地,涉及像素电路及其驱动方法、阵列基板、显示面板和显示装置。
技术介绍
随着显示技术的进步,相对于传统的液晶显示(LiquidCrystalDisplay,LCD)装置,新一代的有机发光二极管(OrganicLightEmittingDiode,OLED)显示装置具有更低的制造成本,更快的反应速度,更高的对比度,更广的视角,更大的工作温度范围,不需要背光单元,色彩鲜艳及轻薄等优点,因此OLED显示技术成为当前发展最快的显示技术。为了提高OLED面板的工艺集成度并降低成本,通常采用阵列基板行驱动(GateDriveronArray,简称GOA)技术而将薄膜晶体管(TFT)的栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动。这种利用GOA技术而集成在阵列基板上的栅极驱动电路也称为GOA单元或移位寄存器单元。采用GOA单元的显示装置由于省去了绑定驱动电路的部分,可以从材料成本和制作工艺两方面降低成本。
技术实现思路
本专利技术的实施例提供了一种像素电路及其驱动方法、阵列基板、显示面板和显示装置,其可利用移位寄存器单元来简化像素电路的结构。根据本专利技术的第一方面,提供了一种像素电路。像素电路包括移位寄存器单元、反相器和像素驱动电路。移位寄存器单元被配置为在启动信号、第一时钟信号和第二时钟信号的控制下提供第一驱动信号。反相器被配置为对第一驱动信号进行反相,以产生第二驱动信号。像素驱动电路被配置为根据第一驱动信号和第二驱动信号,控制发光器件。第一时钟信号和第二时钟信号反相。在本专利技术的实施例中,移位寄存器单元包括输入电路、下拉电路、控制电路、第一输出电路和第二输出电路。输入电路可根据第一时钟信号和启动信号控制第一节点的电压。下拉电路可根据第一时钟信号和第一电压信号控制第二节点的电压。控制电路可根据第一节点的电压和第一时钟信号控制第二节点的电压。第一输出电路可根据第二节点的电压和第二电压信号向移位寄存器单元的输出信号端提供第一驱动信号。第二输出电路可根据第一节点的电压和第二时钟信号向输出信号端提供第一驱动信号。在本专利技术的实施例中,输入电路可包括第一晶体管。第一晶体管的控制极耦接第一时钟信号,第一极耦接启动信号,第二极耦接第一节点。在本专利技术的实施例中,下拉电路可包括第二晶体管。第二晶体管的控制极耦接第一时钟信号,第一极耦接第一电压信号,第二极耦接第二节点。在本专利技术的实施例中,控制电路可包括第三晶体管。第三晶体管的控制极耦接第一节点,第一极耦接第一时钟信号,第二极耦接第二节点。在本专利技术的实施例中,第一输出电路可包括第四晶体管和第一电容。第四晶体管的控制极耦接第二节点,第一极耦接第二电压信号,第二极耦接输出信号端。第一电容被耦接在第二节点和第二电压信号之间。在本专利技术的实施例中,第二输出电路可包括第五晶体管和第二电容。第五晶体管的控制极耦接第一节点,第一极耦接第二时钟信号,第二极耦接输出信号端。耦接在第一节点和第二时钟信号之间。在本专利技术的实施例中,反相器可包括第一电路和第二电路。第一电路可根据第一驱动信号和第一电压信号,产生第二驱动信号。第二电路,可根据第一驱动信号和第二电压信号,产生第二驱动信号。第一电路中的晶体管和第二电路中的晶体管的类型相反。在本专利技术的实施例中,第一电路可包括第六晶体管。第六晶体管的控制极耦接第一驱动信号,第一极耦接第一电压信号,第二极耦接反相器的输出端以提供第二驱动信号。在本专利技术的实施例中,第二电路可包括第七晶体管。第七晶体管的控制极耦接第一驱动信号,第一极耦接第二电压信号,第二极耦接反相器的输出端以提供第二驱动信号。在本专利技术的实施例中,第一驱动信号是栅极驱动信号,以及第二驱动信号是像素驱动信号。根据本专利技术的第二方面,提供了一种用于驱动本专利技术的第一方面的像素电路的方法。在方法中,提供处于第一电平的启动信号、处于第一电平的第一时钟信号和处于第二电平的第二时钟信号,以使得第一驱动信号为第二电平,第二驱动信号为第一电平。提供处于第二电平的启动信号、处于第二电平的第一时钟信号和处于第一电平的第二时钟信号,以使得第一驱动信号为第一电平,第二驱动信号为第二电平。然后,提供处于第二电平的启动信号、处于第一电平的第一时钟信号和处于第二电平的第二时钟信号,以使得第一驱动信号为第二电平,第二驱动信号为第一电平。根据本专利技术的第三方面,提供了一种阵列基板。阵列基板包括硅基板和在硅基板上形成的多个级联的本专利技术的第一方面的像素电路。每级像素电路的移位寄存器单元的第一驱动信号被提供给下一级像素电路,作为下一级像素电路的移位寄存器单元的启动信号。相邻像素电路的第一时钟信号反相,相邻像素电路的第二时钟信号反相。根据本专利技术的第四方面,提供了一种显示面板。显示面板包括本专利技术的第三方面的阵列基板。根据本专利技术的第五方面,提供了一种显示装置。显示装置包括本专利技术的第四方面的显示面板。根据本专利技术的实施例,可利用硅基形成阵列基板,并利用移位寄存器单元和反相器来提供第一驱动信号和第二驱动信号,从而简化像素电路的结构。附图说明为了更清楚地说明本专利技术的技术方案,下面将对实施例的附图进行简单说明。应当知道,以下描述的附图仅仅是本专利技术的一些实施例,而非对本专利技术的限制,其中:图1示出了根据本专利技术的实施例的像素电路的示意性框图;图2示出了根据本专利技术的实施例的移位寄存器单元的示意性框图;图3示出了根据本专利技术的实施例的反相器的示意性框图;图4示出了根据本专利技术的实施例的像素电路的一部分的示例性电路图;图5示出了根据本专利技术的实施例的像素电路的信号的时序图;图6示出了根据本专利技术的实施例的用于驱动像素电路的方法的流程图;图7示出了根据本专利技术的实施例的阵列基板的示意图。具体实施方式为了使本专利技术的实施例的目的、技术方案和优点更加清楚,下面将结合附图,对本专利技术的实施例的技术方案进行清楚、完整的描述。显然,所描述的实施例仅仅是本专利技术的一部分实施例,而并非全部的实施例。基于所描述的实施例,本领域的普通技术人员在无需创造性劳动的前提下所获得的所有其它实施例,也都属于本专利技术的范围。在本专利技术的描述中,除非另有说明,“多个”的含义是两个或两个以上;术语“上”、“下”、“左”、“右”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本专利技术和简化描述,而不是指示或暗示所指的机或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本专利技术的限制。在本专利技术的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“连接”、“耦接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本专利技术中的具体含义。通常,在阵列基板上将像素电路和栅极驱动电路分开设置,这使得电路所占面积较大,且功耗较高。图1示出了根据本专利技术的实施例的像素电路的示意性框图。如图1所示,像素电路100可包括移位寄存器单元110、反相器120和像素驱动电路130。移位寄存器单元100可在启动信号STV、第一时钟信号CK和第二时钟信号CB的控制下提供第一驱本文档来自技高网...

【技术保护点】
1.一种像素电路,包括:移位寄存器单元,其被配置为在启动信号、第一时钟信号和第二时钟信号的控制下提供第一驱动信号;反相器,其被配置为对所述第一驱动信号进行反相,以产生第二驱动信号;以及像素驱动电路,其被配置为根据所述第一驱动信号和所述第二驱动信号,控制发光器件;其中,第一时钟信号和第二时钟信号反相。

【技术特征摘要】
1.一种像素电路,包括:移位寄存器单元,其被配置为在启动信号、第一时钟信号和第二时钟信号的控制下提供第一驱动信号;反相器,其被配置为对所述第一驱动信号进行反相,以产生第二驱动信号;以及像素驱动电路,其被配置为根据所述第一驱动信号和所述第二驱动信号,控制发光器件;其中,第一时钟信号和第二时钟信号反相。2.根据权利要求1所述的像素电路,其中,所述移位寄存器单元包括:输入电路,其被配置为根据所述第一时钟信号和所述启动信号控制第一节点的电压;下拉电路,其被配置为根据所述第一时钟信号和第一电压信号控制第二节点的电压;控制电路,其被配置为根据所述第一节点的电压和所述第一时钟信号控制所述第二节点的电压;第一输出电路,其被配置为根据所述第二节点的电压和第二电压信号向所述移位寄存器单元的输出信号端提供所述第一驱动信号;第二输出电路,其被配置为根据所述第一节点的电压和所述第二时钟信号向所述输出信号端提供所述第一驱动信号。3.根据权利要求2所述的像素电路,其中,所述输入电路包括:第一晶体管,所述第一晶体管的控制极耦接所述第一时钟信号,第一极耦接所述启动信号,第二极耦接所述第一节点。4.根据权利要求2或3所述的像素电路,其中,所述下拉电路包括:第二晶体管,所述第二晶体管的控制极耦接所述第一时钟信号,第一极耦接所述第一电压信号,第二极耦接所述第二节点。5.根据权利要求2至4中任一项所述的像素电路,其中,所述控制电路包括:第三晶体管,所述第三晶体管的控制极耦接所述第一节点,第一极耦接所述第一时钟信号,第二极耦接所述第二节点。6.根据权利要求2至5中任一项所述的像素电路,其中,所述第一输出电路包括:第四晶体管,所述第四晶体管的控制极耦接所述第二节点,第一极耦接所述第二电压信号,第二极耦接所述输出信号端;以及第一电容,所述第一电容被耦接在所述第二节点和所述第二电压信号之间。7.根据权利要求2至6中任一项所述的像素电路,其中,所述第二输出电路包括:第五晶体管,所述第五晶体管的控制极耦接所述第一节点,第一极耦接所述第二时钟信号,第二极耦接所述输出信号端;以及第二电容,...

【专利技术属性】
技术研发人员:吴昊郑仰利孙兴盼安娜次刚郭宝磊王灵国朱建国苏伟张铮马晓金亨奎蔡斯特刘彬彬尹辉
申请(专利权)人:京东方科技集团股份有限公司北京京东方光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1