基于1553B总线的FPGA在线升级方法技术

技术编号:18203689 阅读:60 留言:0更新日期:2018-06-13 06:05
本发明专利技术属于可编程器件在线升级技术领域,具体涉及一种基于1553B总线的FPGA在线升级方法。上位机和产品之间采用1553B总线接口,并通过专用测试线缆连接,本发明专利技术通过上位机软件对FPGA待烧写的编程文件进行封装,增加文件标识信息,包括文件头、文件长度和校验信息等,通过线缆加载到产品DSP的DDR中,DSP通过配置CPLD的寄存器,将由FPGA芯片控制的程序存储FLASH接口切换为CPLD控制,然后DSP读取DDR中存储的待烧写的编程文件,通过操作CPLD的接口,来完成对FPGA程序存储FLASH的烧写升级。

【技术实现步骤摘要】
基于1553B总线的FPGA在线升级方法
本专利技术属于可编程器件在线升级
,具体涉及一种基于1553B总线的FPGA在线升级方法。
技术介绍
现场可编程门阵列(FieldProgrammableGateArray,FPGA)在信息处理领域得到了越来越广泛的应用,现场可编程门阵列(FPGA)的升级方式通常需要打开产品机箱,将专用下载线连接到JTAG调试接口进行烧写升级,而采用在线升级的方式则不需要打开产品机箱,利用产品现有的1553B总线接口对FPGA进行在线烧写升级,操作更加方便灵活。
技术实现思路
(一)要解决的技术问题本专利技术要解决的技术问题是:如何基于1553B总线对FPGA进行在线烧写升级,提供一套切实可行的实现方案。(二)技术方案为解决上述技术问题,本专利技术提供一种基于1553B总线的FPGA在线升级方法,所述方法包括:步骤一:启动升级,通过操作上位机进入FPGA在线升级界面;步骤二:封装待烧写的FPGA编程文件,上位机对FPGA编程文件增加文件标识头、文件字节长度及校验信息;步骤三:在完成步骤二后,开始1553B总线传输,上位机传输封装完毕的FPGA编程文件,处理器在收到约定好的文件标识头后,开始接收文件,并将文件存储在存储器中;步骤四:处理器在判断文件接收完成并校验成功后,通过配置CPLD的寄存器,将由FPGA芯片控制的FPGA程序存储FLASH接口切换为CPLD控制,然后处理器读取存储器中存储的待烧写的编程文件,通过操作CPLD的接口,来完成对FPGA程序存储FLASH的烧写升级;步骤五:烧写完成后对产品进行断电并再次上电,上电后默认由FPGA芯片控制FPGA程序存储FLASH接口,FPGA芯片上电加载完成后,进行版本校验,在线升级结束。其中,所述步骤三中,上位机通过1553B总线协议传输封装完毕的FPGA编程文件。其中,所述处理器为DSP。其中,所述存储器为DSP外挂的存储器。其中,所述存储器为DDR存储器。其中,该方法用于FPGA的在线升级。(三)有益效果与现有技术相比较,本专利技术可完成FPGA的在线升级。附图说明图1是上位机和产品连接示意图。图2是在线升级流程图。具体实施方式为使本专利技术的目的、内容、和优点更加清楚,下面结合附图和实施例,对本专利技术的具体实施方式作进一步详细描述。为解决上述技术问题,本专利技术提供一种基于1553B总线的FPGA在线升级方法,如图1-图2所示,所述方法包括:步骤一:启动升级,通过操作上位机进入FPGA在线升级界面;步骤二:封装待烧写的FPGA编程文件,上位机对FPGA编程文件增加文件标识头、文件字节长度及校验信息;步骤三:在完成步骤二后,开始1553B总线传输,上位机传输封装完毕的FPGA编程文件,处理器在收到约定好的文件标识头后,开始接收文件,并将文件存储在存储器中;步骤四:处理器在判断文件接收完成并校验成功后,通过配置CPLD的寄存器,将由FPGA芯片控制的FPGA程序存储FLASH接口切换为CPLD控制,然后处理器读取存储器中存储的待烧写的编程文件,通过操作CPLD的接口,来完成对FPGA程序存储FLASH的烧写升级;步骤五:烧写完成后对产品进行断电并再次上电,上电后默认由FPGA芯片控制FPGA程序存储FLASH接口,FPGA芯片上电加载完成后,进行版本校验,在线升级结束。其中,所述步骤三中,上位机通过1553B总线协议传输封装完毕的FPGA编程文件。其中,所述处理器为DSP。其中,所述存储器为DSP外挂的存储器。其中,所述存储器为DDR存储器。其中,该方法用于FPGA的在线升级。上位机和产品之间采用1553B总线接口,并通过专用测试线缆连接,本专利技术通过上位机软件对现场可编程门阵列(FPGA)待烧写的编程文件进行封装,增加文件标识信息,包括文件头、文件长度和校验信息等,通过线缆加载到产品数字处理器(DSP)的存储器(DDR)中,数字处理器(DSP)通过配置可编程逻辑器件(CPLD)的寄存器,将由现场可编程门阵列(FPGA)芯片控制的程序存储FLASH接口切换为可编程逻辑器件(CPLD)控制,然后数字处理器(DSP)读取存储器(DDR)中存储的待烧写的编程文件,通过操作可编程逻辑器件(CPLD)的接口,来完成对现场可编程门阵列(FPGA)程序存储FLASH的烧写升级。以上所述仅是本专利技术的优选实施方式,应当指出,对于本
的普通技术人员来说,在不脱离本专利技术技术原理的前提下,还可以做出若干改进和变形,这些改进和变形也应视为本专利技术的保护范围。本文档来自技高网
...
基于1553B总线的FPGA在线升级方法

【技术保护点】
一种基于1553B总线的FPGA在线升级方法,其特征在于,所述方法包括:步骤一:启动升级,通过操作上位机进入FPGA在线升级界面;步骤二:封装待烧写的FPGA编程文件,上位机对FPGA编程文件增加文件标识头、文件字节长度及校验信息;步骤三:在完成步骤二后,上位机传输封装完毕的FPGA编程文件,处理器在收到约定好的文件标识头后,开始接收文件,并将文件存储在存储器中;步骤四:处理器在判断文件接收完成并校验成功后,通过配置CPLD的寄存器,将由FPGA芯片控制的FPGA程序存储FLASH接口切换为CPLD控制,然后处理器读取存储器中存储的待烧写的编程文件,通过操作CPLD的接口,来完成对FPGA程序存储FLASH的烧写升级;步骤五:烧写完成后对产品进行断电并再次上电,上电后默认由FPGA芯片控制FPGA程序存储FLASH接口,FPGA芯片上电加载完成后,进行版本校验,在线升级结束。

【技术特征摘要】
1.一种基于1553B总线的FPGA在线升级方法,其特征在于,所述方法包括:步骤一:启动升级,通过操作上位机进入FPGA在线升级界面;步骤二:封装待烧写的FPGA编程文件,上位机对FPGA编程文件增加文件标识头、文件字节长度及校验信息;步骤三:在完成步骤二后,上位机传输封装完毕的FPGA编程文件,处理器在收到约定好的文件标识头后,开始接收文件,并将文件存储在存储器中;步骤四:处理器在判断文件接收完成并校验成功后,通过配置CPLD的寄存器,将由FPGA芯片控制的FPGA程序存储FLASH接口切换为CPLD控制,然后处理器读取存储器中存储的待烧写的编程文件,通过操作CPLD的接口,来完成对FPGA程序存储FLASH的烧写升级;步骤五:烧写完成后对产品进行断电并再次上电,上...

【专利技术属性】
技术研发人员:邢立佳王高峰
申请(专利权)人:天津津航计算技术研究所
类型:发明
国别省市:天津,12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1