没有伪栅极的图案化方法技术

技术编号:17961456 阅读:73 留言:0更新日期:2018-05-16 06:09
本文中的技术提供了用于鳍片和纳米线的精确切割,而不需要伪栅极对来补偿上覆未对准。本文的技术包括使用蚀刻掩模来去除栅极结构的指定部分以限定具有鳍片结构、纳米线等的沟槽或敞开空间。未被覆盖的鳍片结构被蚀刻掉或以其他方式从沟槽区段去除。限定沟槽的蚀刻掩模和材料提供用于去除未被覆盖的鳍片部分的组合蚀刻掩模。随后,用电介质材料填充沟槽段。在不需要伪栅极对的情况下,给定的基片可以显著地装配每单位面积更多的电子器件。

A patterning method without pseudo gate

The technology in this paper provides accurate cutting for fins and nanowires without compensating for overlying misalignment without pseudo grid pairs. The technology of this paper includes the use of etching mask to remove the specified part of the gate structure to limit the groove or open space with fins, nanowires, etc. The UN covered fin structure is etched or removed from the groove section in other ways. The etching mask and material defining the trench provide a combined etch mask for removing the UN covered fin part. Then, the trench section is filled with dielectric material. Without pseudo gate pairs, a given substrate can significantly assemble more electronic devices per unit area.

【技术实现步骤摘要】
【国外来华专利技术】没有伪栅极的图案化方法相关申请的交叉引用本申请要求于2015年8月7日提交的标题为“MethodofPatterningwithSingleDiffusionCuts”的美国临时专利申请第62/202,599号的权益,该专利全部内容通过引用并入本文。
本公开内容涉及制造半导体器件。更具体地,本公开内容涉及形成和切割诸如鳍片(fin)和纳米线的结构。
技术介绍
诸如场效应晶体管(FET)的晶体管是微电子和集成电路的基本元件。一直具有持续的动力来缩小或减小晶体管和其他半导体器件以增加密度和提高处理性能。在光刻工艺中减小线宽的方法历史上涉及使用更大的NA光学(数值孔径)、更短的曝光波长或与不同于空气的界面介质(例如水浸没)。随着传统光刻工艺的分辨率接近理论极限,制造商开始转向双重图案化(DP)方法和其他图案化技术以克服光学限制以使特征越来越小。
技术实现思路
在常规的制造技术诸如用于逻辑单元的单元布局中,最初以相对较长的长度创建鳍片或线以随后在特定位置处切割。可以使用双重图案化技术来创建这样的特征,该技术将特征尺寸减小为光刻系统的分辨率之下。切割这种相对小的特征可能是有问题的,因为由光刻系统产生的蚀刻掩模没有足够的分辨率来精确切割或去除在指定的公差内的材料。使用这种常规蚀刻掩模可能导致器件性能差或器件失效。为了常规地切割这样的鳍片或线,将两个伪栅极添加到给定单元布局。这些伪栅极仅用作蚀刻掩模,以与在栅极结构之上形成的图案化的蚀刻掩模结合来切割给定的栅极。因此,形成鳍片,并且然后使用两个伪栅极来切割鳍片,这是因为在常规的小图案化尺度下,存在在鳍片之上形成用于进行切割的图案化掩模的套刻精度或放置问题。因此,常规技术使用两个伪栅极来确保在期望的位置处进行鳍片切割,这通常在伪栅极之间。蚀刻掩模形成有未覆盖两个伪栅极之间的区域的开口,其中所使用的伪栅极确保使用该组合掩模在特定位置处进行切割。换句话说,在蚀刻掩模中产生了相对较大的开口(具有一些未对准),而伪栅极进一步缩窄了蚀刻掩模。因此,由于放置、套刻精度和CD问题,常规技术教导在切割的每一侧上具有伪栅极。然而,使用伪栅极对具有缺点。使用伪栅极对来切割鳍片的一个问题是伪栅极占用大量的空间,并且对给定单元的功能没有贡献。这样的伪栅极仅起到改善措施以解决掩模放置中的可变性的作用。由于容纳伪栅极对所需的全部空间,因此单元变得比期望的大。而且,在随后的步骤中,这样的伪栅极被金属化但保持在给定电路上作为与伪栅极没有产生电接触的伪栅极。本文的技术提供了用于鳍片和纳米线的精确切割,而不需要伪栅极对来确保准确性。本文中的技术包括保留鳍片未切割直至栅极被敞开,并且然后使用一个敞开的栅极结构来聚焦切割的放置。周围电介质材料被用作蚀刻掩模的一部分以确保在指定位置处发生切割。利用对栅极间隔材料的蚀刻选择性,可以蚀刻在先前由栅极结构占据的空间内部/内未被覆盖的鳍片——由形成在其上的蚀刻掩模进一步限定。蚀刻未被覆盖的鳍片之后,可以用电介质材料填充空间。这样的填充物电介质材料可以保持在原位,这导致先前由栅极结构占据的空间不会被金属化,而是保持为电介质。这意味着在器件上没有留下被金属化的伪栅极,并且不需要将成对的伪栅极设计入单元中。因此,利用本文中的技术,不再需要使用两个伪栅极仅仅作为补偿蚀刻掩模,这意味着给定单元中更多的空间可以用于功能器件,从而增加器件密度。当然,为了清楚起见,已经呈现了如本文所述的不同步骤的讨论顺序。通常,这些步骤可以以任何合适的顺序进行。另外,尽管本文中的各个不同特征、技术、构造等可在本公开内容的不同地方中进行讨论,但其意图是,每个概念可彼此独立或彼此组合地执行。因此,本专利技术可以以许多不同的方式实施和考虑。注意,该
技术实现思路
部分不详细说明本公开内容或要求保护的专利技术的每个实施方式和/或增加的新方面。相反,该
技术实现思路
仅提供不同实施方式的初步讨论和与常规技术相比具有新颖性的相应点。对于本专利技术和实施方式的另外细节和/或可能的观点,读者可以参考如下进一步讨论的本公开内容的详细内容部分和相应的附图。附图说明通过参照结合附图考虑的以下详细说明,本专利技术的多个实施方式及其许多伴随优点的更全面的理解将变得显而易见。附图不必按比例绘制,而是将重点放在示出特征、原理和概念上。图1A至图8A是示出根据本文公开内容的实施方式的工艺流程的示例基片段的顶视图。图1B至图8BA是示出根据本文公开内容的实施方式的工艺流程的示例基片段的正面截面图。图1C至图8C是示出根据本文公开内容的实施方式的工艺流程的示例基片段的侧视截面图。具体实施方式本文的技术提供了用于鳍片和纳米线的精确切割,而不需要伪栅极对来确保准确性。本文中的技术包括保留鳍片未切割直至栅极被敞开,并且然后使用一个敞开的栅极结构来聚焦切割的放置。周围电介质材料被用作蚀刻掩模的一部分以确保在指定位置处发生切割。利用对栅极间隔材料的蚀刻选择性,可以蚀刻在先前由栅极结构占据的空间内部/内未被覆盖的鳍片——由形成在其上的蚀刻掩模进一步限定。蚀刻未被覆盖的鳍片之后,可以用电介质材料填充空间。这样的填充物电介质材料可以保持在原位,这导致先前由栅极结构占据的空间不会被金属化,而是保持为电介质。这意味着在器件上没有留下被金属化的伪栅极,并且不需要将成对的伪栅极设计入单元中。因此,利用本文中的技术,不再需要使用两个伪栅极仅仅作为补偿蚀刻掩模,这意味着给定单元中更多的空间可以用于功能器件,从而增加器件密度。图1至图8示出了本文的示例实施方式的工艺流程。注意,具有附图标记“A”的附图是示例基片段的顶视图。具有附图标记“B”的附图表示相应的正视图,而具有附图标记“C”的附图表示相应的侧视图。图1A包括截面线B和C以标识相应的视图。一个实施方式包括用于图案化基片的方法。这样的基片可以是被图案化诸如用于在其上形成晶体管器件或其他电子器件的半导体晶片。现在参照图1,在基片105的工作表面上形成鳍片结构112的阵列。注意,这种鳍片结构的材料可以向下延伸到电介质层118中(或从电介质层118向上延伸)。电介质层118因此可以形成在鳍片结构112的侧面上。在一些实施方式中,电介质层118可以是浅沟槽隔离层或材料。鳍片结构可以包括在下层之上延伸的一组线性结构,其中鳍片结构彼此平行。现在参照图2,在基片的工作表面上形成栅极结构114的阵列。栅极结构114的阵列具有与鳍片结构112的阵列的一部分鳍片结构112交叉并覆盖鳍片结构112的阵列的一部分鳍片结构112的栅极结构114。栅极结构114的阵列包括邻接栅极结构114的侧壁并覆盖鳍片结构112的剩余部分的第一电介质材料121。换句话说,第一电介质材料121可以填充栅极结构114之间的区域。注意,栅极结构114不必是最终的或功能性的栅极材料,而是随后可以用金属或其他导体替换。与鳍片结构相比,栅极结构114可以具有较高的高度,并且可以形成在鳍片结构的侧壁上。栅极结构可以包括在下层之上延伸的一组线性结构,并且与鳍片结构垂直地交叉。现在参照图3,在基片上形成有第一蚀刻掩模131,其未覆盖栅极结构114的部分。例如,这样的蚀刻掩模可以使用光致抗蚀剂以及光刻曝光和显影来形成。这种蚀刻掩模可以包括在基片上沉积其他膜(未示出),诸如平坦化膜和抗反射涂层本文档来自技高网
...
没有伪栅极的图案化方法

【技术保护点】
一种用于图案化基片的方法,所述方法包括:在基片的工作表面上形成鳍片结构的阵列;在所述基片的工作表面上形成栅极结构的阵列,所述栅极结构的阵列具有与所述鳍片结构的阵列的一部分鳍片结构交叉且覆盖所述鳍片结构的阵列的所述部分鳍片结构的栅极结构,所述栅极结构的阵列包括邻接所述栅极结构的侧壁且覆盖所述鳍片结构的剩余部分的第一电介质材料;在所述基片上形成未覆盖所述栅极结构的部分的第一蚀刻掩模;去除所述栅极结构的未被所述第一蚀刻掩模覆盖的部分,导致形成由所述第一电介质材料限定的沟槽段,其中所述鳍片结构的部分在所述沟槽段内未被覆盖;从所述沟槽段去除未被覆盖的鳍片结构;以及用第二电介质材料填充所述沟槽段。

【技术特征摘要】
【国外来华专利技术】2015.08.07 US 62/202,5991.一种用于图案化基片的方法,所述方法包括:在基片的工作表面上形成鳍片结构的阵列;在所述基片的工作表面上形成栅极结构的阵列,所述栅极结构的阵列具有与所述鳍片结构的阵列的一部分鳍片结构交叉且覆盖所述鳍片结构的阵列的所述部分鳍片结构的栅极结构,所述栅极结构的阵列包括邻接所述栅极结构的侧壁且覆盖所述鳍片结构的剩余部分的第一电介质材料;在所述基片上形成未覆盖所述栅极结构的部分的第一蚀刻掩模;去除所述栅极结构的未被所述第一蚀刻掩模覆盖的部分,导致形成由所述第一电介质材料限定的沟槽段,其中所述鳍片结构的部分在所述沟槽段内未被覆盖;从所述沟槽段去除未被覆盖的鳍片结构;以及用第二电介质材料填充所述沟槽段。2.根据权利要求1所述的方法,其中,去除所述栅极结构的未被覆盖的部分包括执行第一蚀刻工艺,所述第一蚀刻工艺相对于所述第一蚀刻掩模蚀刻所述栅极结构的未被覆盖的部分。3.根据权利要求1所述的方法,其中,去除所述未被覆盖的鳍片结构包括执行第二蚀刻工艺,所述第二蚀刻工艺相对于所述栅极结构的材料蚀刻所述鳍片结构的材料。4.根据权利要求3所述的方法,其中,所述鳍片结构包括保护膜;并且还包括在去除所述未被覆盖的鳍片结构之前,从所述未被覆盖的鳍片结构去除所述保护膜。5.根据权利要求3所述的方法,其中,执行所述第二蚀刻工艺包括执行各向同性蚀刻,所述各向同性蚀刻使所述未被覆盖的鳍片结构横向地凹进成经过所述沟槽段的侧壁。6.根据权利要求1所述的方法,其中,用所述第二电介质材料填充所述沟槽段包括沉积电介质材料的覆盖层且使所述基片平坦化直到所述栅极结构的顶表面。7.根据权利要求1所述的方法,其中,所述鳍片结构...

【专利技术属性】
技术研发人员:杰弗里·史密斯安东·J·德维利耶
申请(专利权)人:东京毅力科创株式会社
类型:发明
国别省市:日本,JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1