The technology in this paper provides accurate cutting for fins and nanowires without compensating for overlying misalignment without pseudo grid pairs. The technology of this paper includes the use of etching mask to remove the specified part of the gate structure to limit the groove or open space with fins, nanowires, etc. The UN covered fin structure is etched or removed from the groove section in other ways. The etching mask and material defining the trench provide a combined etch mask for removing the UN covered fin part. Then, the trench section is filled with dielectric material. Without pseudo gate pairs, a given substrate can significantly assemble more electronic devices per unit area.
【技术实现步骤摘要】
【国外来华专利技术】没有伪栅极的图案化方法相关申请的交叉引用本申请要求于2015年8月7日提交的标题为“MethodofPatterningwithSingleDiffusionCuts”的美国临时专利申请第62/202,599号的权益,该专利全部内容通过引用并入本文。
本公开内容涉及制造半导体器件。更具体地,本公开内容涉及形成和切割诸如鳍片(fin)和纳米线的结构。
技术介绍
诸如场效应晶体管(FET)的晶体管是微电子和集成电路的基本元件。一直具有持续的动力来缩小或减小晶体管和其他半导体器件以增加密度和提高处理性能。在光刻工艺中减小线宽的方法历史上涉及使用更大的NA光学(数值孔径)、更短的曝光波长或与不同于空气的界面介质(例如水浸没)。随着传统光刻工艺的分辨率接近理论极限,制造商开始转向双重图案化(DP)方法和其他图案化技术以克服光学限制以使特征越来越小。
技术实现思路
在常规的制造技术诸如用于逻辑单元的单元布局中,最初以相对较长的长度创建鳍片或线以随后在特定位置处切割。可以使用双重图案化技术来创建这样的特征,该技术将特征尺寸减小为光刻系统的分辨率之下。切割这种相对小的特征可能是有问题的,因为由光刻系统产生的蚀刻掩模没有足够的分辨率来精确切割或去除在指定的公差内的材料。使用这种常规蚀刻掩模可能导致器件性能差或器件失效。为了常规地切割这样的鳍片或线,将两个伪栅极添加到给定单元布局。这些伪栅极仅用作蚀刻掩模,以与在栅极结构之上形成的图案化的蚀刻掩模结合来切割给定的栅极。因此,形成鳍片,并且然后使用两个伪栅极来切割鳍片,这是因为在常规的小图案化尺度下,存在在鳍片之上形成用于进行切割的 ...
【技术保护点】
一种用于图案化基片的方法,所述方法包括:在基片的工作表面上形成鳍片结构的阵列;在所述基片的工作表面上形成栅极结构的阵列,所述栅极结构的阵列具有与所述鳍片结构的阵列的一部分鳍片结构交叉且覆盖所述鳍片结构的阵列的所述部分鳍片结构的栅极结构,所述栅极结构的阵列包括邻接所述栅极结构的侧壁且覆盖所述鳍片结构的剩余部分的第一电介质材料;在所述基片上形成未覆盖所述栅极结构的部分的第一蚀刻掩模;去除所述栅极结构的未被所述第一蚀刻掩模覆盖的部分,导致形成由所述第一电介质材料限定的沟槽段,其中所述鳍片结构的部分在所述沟槽段内未被覆盖;从所述沟槽段去除未被覆盖的鳍片结构;以及用第二电介质材料填充所述沟槽段。
【技术特征摘要】
【国外来华专利技术】2015.08.07 US 62/202,5991.一种用于图案化基片的方法,所述方法包括:在基片的工作表面上形成鳍片结构的阵列;在所述基片的工作表面上形成栅极结构的阵列,所述栅极结构的阵列具有与所述鳍片结构的阵列的一部分鳍片结构交叉且覆盖所述鳍片结构的阵列的所述部分鳍片结构的栅极结构,所述栅极结构的阵列包括邻接所述栅极结构的侧壁且覆盖所述鳍片结构的剩余部分的第一电介质材料;在所述基片上形成未覆盖所述栅极结构的部分的第一蚀刻掩模;去除所述栅极结构的未被所述第一蚀刻掩模覆盖的部分,导致形成由所述第一电介质材料限定的沟槽段,其中所述鳍片结构的部分在所述沟槽段内未被覆盖;从所述沟槽段去除未被覆盖的鳍片结构;以及用第二电介质材料填充所述沟槽段。2.根据权利要求1所述的方法,其中,去除所述栅极结构的未被覆盖的部分包括执行第一蚀刻工艺,所述第一蚀刻工艺相对于所述第一蚀刻掩模蚀刻所述栅极结构的未被覆盖的部分。3.根据权利要求1所述的方法,其中,去除所述未被覆盖的鳍片结构包括执行第二蚀刻工艺,所述第二蚀刻工艺相对于所述栅极结构的材料蚀刻所述鳍片结构的材料。4.根据权利要求3所述的方法,其中,所述鳍片结构包括保护膜;并且还包括在去除所述未被覆盖的鳍片结构之前,从所述未被覆盖的鳍片结构去除所述保护膜。5.根据权利要求3所述的方法,其中,执行所述第二蚀刻工艺包括执行各向同性蚀刻,所述各向同性蚀刻使所述未被覆盖的鳍片结构横向地凹进成经过所述沟槽段的侧壁。6.根据权利要求1所述的方法,其中,用所述第二电介质材料填充所述沟槽段包括沉积电介质材料的覆盖层且使所述基片平坦化直到所述栅极结构的顶表面。7.根据权利要求1所述的方法,其中,所述鳍片结构...
【专利技术属性】
技术研发人员:杰弗里·史密斯,安东·J·德维利耶,
申请(专利权)人:东京毅力科创株式会社,
类型:发明
国别省市:日本,JP
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。