基于FPGA实现SDH高低阶混合交叉系统技术方案

技术编号:17921033 阅读:42 留言:0更新日期:2018-05-11 00:43
本实用新型专利技术公开了一种基于FPGA实现SDH高低阶混合交叉系统。系统包括:帧头恢复模块、高阶指针调整模块、低阶指针调整模块、第一存储器、第二存储器、高阶指针生成模块、地址生成模块、低阶指针生成模块、高阶交叉模块、低阶交叉模块、控制模块、高低阶选择模块和第三存储器;采用本系统实现了高低阶混合数据的同时接入和处理及任意交叉交换,最后输出的数据是任意的高低阶混合数据,解决了传统交叉中高低阶数据只能分开处理的难题,使得接入、交叉更灵活,通过将高低阶融合在一起处理相比于分开处理的方法更节约了实现成本。

【技术实现步骤摘要】
基于FPGA实现SDH高低阶混合交叉系统
本技术涉及通信领域,是一种基于FPGA实现SDH高低阶混合交叉系统。具体涉及到同步数字体系(SDH)的指针解析和调整技术、高阶和低阶交叉技术、筛选和重组技术。
技术介绍
同步数字体系(SDH)广泛的应用于光纤通信中,包括骨干网、城域网还有接入网。随着业务量、业务类型不断的增长,当对接入数据进行交叉交换时,需要面对分别处理高阶和低阶时隙交叉的问题,而高阶时隙与低阶时隙往往是在同一个通路中混合同时存在的,传统的处理方法是将高阶和低阶数据分开到不同的设备或板卡分别进行处理,不够灵活并且成本较高,因此需要有一种方法能够同时处理高低阶任意混合的接入数据。
技术实现思路
本技术的目的就是要解决上述现实应用中存在的问题,提供一种基于FPGA实现SDH高低阶混合交叉系统。本技术采取的技术方案是:一种基于FPGA实现SDH高低阶混合交叉系统,其特征在于,所述系统包括:帧头恢复模块、高阶指针调整模块、低阶指针调整模块、第一存储器、第二存储器、高阶指针生成模块、地址生成模块、低阶指针生成模块、高阶交叉模块、低阶交叉模块、控制模块、高低阶选择模块和第三存储器;其中,帧头本文档来自技高网...
基于FPGA实现SDH高低阶混合交叉系统

【技术保护点】
一种基于FPGA实现SDH高低阶混合交叉系统,其特征在于,所述系统包括:帧头恢复模块、高阶指针调整模块、低阶指针调整模块、第一存储器、第二存储器、高阶指针生成模块、地址生成模块、低阶指针生成模块、高阶交叉模块、低阶交叉模块、控制模块、高低阶选择模块和第三存储器;其中,帧头恢复模块接收数据,并且与高阶指针调整模块连接,高阶指针调整模块分别与第一存储器、低阶指针调整模块连接,第一存储器与高阶指针生成模块连接,低阶指针调整模块与第二存储器连接,第二存储器与低阶指针生成模块连接,所述的地址生成模块分别与高阶指针生成模块、低阶指针生成模块连接并且分别连接高阶交叉模块、低阶交叉模块,所述的控制模块分别连接...

【技术特征摘要】
1.一种基于FPGA实现SDH高低阶混合交叉系统,其特征在于,所述系统包括:帧头恢复模块、高阶指针调整模块、低阶指针调整模块、第一存储器、第二存储器、高阶指针生成模块、地址生成模块、低阶指针生成模块、高阶交叉模块、低阶交叉模块、控制模块、高低阶选择模块和第三存储器;其中,帧头恢复模块接收数据,并且与高阶指针调整模块连接,高阶指针调整模块分别与第一存储器、低阶指针调...

【专利技术属性】
技术研发人员:李斌王尧贾朋朋宛文顺王润生汪洋孙静
申请(专利权)人:天津光电通信技术有限公司
类型:新型
国别省市:天津,12

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1