【技术实现步骤摘要】
显示驱动电路及其驱动方法、显示驱动系统、显示装置
本专利技术涉及显示
,尤其涉及一种显示驱动电路及其驱动方法、显示驱动系统、显示装置。
技术介绍
TFT-LCD(ThinFilmTransistorLiquidCrystalDisplay,薄膜晶体管-液晶显示器)或者,有机发光二极管(OrganicLightEmittingDiode,OLED)显示器作为一种平板显示装置,因其具有体积小、功耗低、无辐射以及制作成本相对较低等特点,而越来越多地被应用于高性能显示领域当中。上述显示装置包括显示面板以及与所述显示面板电连接的驱动芯片。该显示装置在显示图像的过程中,上述驱动芯片会向显示面板输出数据信号以及控制信号,以使得显示面板在控制信号的控制下,根据数据信号进行显示。现有技术中,随着显示面板分辨率的不断提升,对上述数据信号的传输速率也有较高的要求,例如,对于分辨率较高的显示面板而言,一行亚像素的数量增多,而该行亚像素接收数据的时间是有限的。在此情况下,当驱动芯片传输数据信号的速率较低时,会使得一行数据信号传输不完整,从而引起数据信号对位不准的问题,进而导致显示异常 ...
【技术保护点】
一种显示驱动电路,其特征在于,包括处理器以及源极驱动器;所述处理器包括第一数据传输单元、第二数据传输单元以及数据同步单元;所述第一数据传输单元与所述源极驱动器相连接;所述第一数据传输单元用于接收低压差分信号,并将所述低压差分信号中奇数像素单元中的亚像素的数据信号逐行输出至所述源极驱动器;所述第二数据传输单元与所述源极驱动器相连接;所述第二数据传输单元用于接收低压差分信号,并将所述低压差分信号中偶数像素单元中的亚像素的数据信号逐行输出至所述源极驱动器;所述数据同步单元与所述第一数据传输单元和所述第二数据传输单元相连接;所述数据同步单元用于控制所述第一数据传输单元和所述第二数据 ...
【技术特征摘要】
1.一种显示驱动电路,其特征在于,包括处理器以及源极驱动器;所述处理器包括第一数据传输单元、第二数据传输单元以及数据同步单元;所述第一数据传输单元与所述源极驱动器相连接;所述第一数据传输单元用于接收低压差分信号,并将所述低压差分信号中奇数像素单元中的亚像素的数据信号逐行输出至所述源极驱动器;所述第二数据传输单元与所述源极驱动器相连接;所述第二数据传输单元用于接收低压差分信号,并将所述低压差分信号中偶数像素单元中的亚像素的数据信号逐行输出至所述源极驱动器;所述数据同步单元与所述第一数据传输单元和所述第二数据传输单元相连接;所述数据同步单元用于控制所述第一数据传输单元和所述第二数据传输单元同步输出数据信号。2.根据权利要求1所述的显示驱动电路,其特征在于,所述第一数据传输单元包括相连接的第一存储模块和第一输出控制模块;所述第一存储模块用于存储所述低压差分信号;第一存储模块还连接所述源极驱动器;所述第一输出控制模块与所述数据同步单元相连接,所述第一输出控制模块用于在所述数据同步单元的控制下,逐行对所述第一存储模块存储的奇数像素单元中的亚像素的数据信号进行寻址。3.根据权利要求1或2所述的显示驱动电路,其特征在于,所述第二数据传输单元包括相连接的第二存储模块和第二输出控制模块;所述第二存储模块用于存储所述低压差分信号;第二存储模块还连接所述源极驱动器;所述第二输出控制模块与所述数据同步单元相连接,所述第二输出控制模块用于在所述数据同步单元的控制下,逐行对所述第二存储模块存储的偶数像素单元中的亚像素的数据信号进行寻址。4.根据权利要求3所述的显示驱动电路,其特征在于,每个像素单元包括三种不同颜色的亚像素;所述第一存储模块通过三路并行设置的奇数低压差分数据线与所述源极驱动器相连接;每一路奇数低压差分数据线用于逐个接收所述第一存储模块输出一行奇数像素单元中一种颜色的亚像素的数据信号,并逐个传输至所述源极驱动器。5.根据权利要求4所述的显示驱动电路,其特征在于,所述第二存储模块通过三路并行设置的偶数低压差分数据线与所述源极驱动器相连接;每一路偶数低压差分数据线用于逐个接收所述第二存储模块输出一行偶数像素单元中一种颜色的亚像素的数据信号,并逐个传输至所述源极驱动器。6.根据权利要求1所述的显示驱动电路,其特征在于,所述处理器还包括数据写入模块;所述数据写入模块与所述第一数据传输单元、所述第二数据传输单元相连接,所述数据写入模块用于将所述低压差分信号中的数据信号同时写...
【专利技术属性】
技术研发人员:钱晨菲,王志成,
申请(专利权)人:京东方科技集团股份有限公司,
类型:发明
国别省市:北京,11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。