【技术实现步骤摘要】
图像感测设备及用于驱动其的方法相关申请的交叉引用本申请要求2016年5月18日提交的申请号为10-2016-0060795的韩国专利申请的优先权,其通过引用整体合并于此。
本专利技术的示例性实施例涉及一种集成电路的设计技术,以及更具体地,涉及一种图像感测设备及用于驱动其的方法。
技术介绍
图像感测设备使用半导体的光敏特性来捕获图像。图像感测设备通常被划分为电荷耦合器件(CCD)图像传感器和互补金属氧化物半导体(CMOS)图像传感器。CMOS图像传感器允许模拟控制电路和数字控制电路两者都被集成在单个集成电路(IC)中,使得CMOS图像传感器成为最广泛使用的图像传感器类型。图1是图示传统的图像感测设备100的框图。参考图1,传统的图像感测设备100包括像素阵列110、斜坡块120、全局计数块130、比较块140以及储存块150。像素阵列110包括在行方向和列方向上布置的多个像素PX。例如,像素阵列110包括N*Y个像素PX,其中“N”是列的数量,而“Y”是行的数量。像素阵列110在每个单位行时间成行地产生第一到第N像素信号VPX<1:N>。斜坡块120响应 ...
【技术保护点】
一种图像感测设备,包括:像素阵列,所述像素阵列适用于产生与入射光相对应的多个像素信号;比较块,所述比较块适用于将所述多个像素信号与斜坡信号进行比较以产生多个比较信号;逻辑块,所述逻辑块适用于调节各个比较信号的转换速率以产生多个逻辑信号;全局计数块,所述全局计数块适用于产生全局计数信号;以及储存块,所述储存块适用于基于从所述逻辑块接收的逻辑信号来储存所述全局计数信号的计数值。
【技术特征摘要】
2016.05.18 KR 10-2016-00607951.一种图像感测设备,包括:像素阵列,所述像素阵列适用于产生与入射光相对应的多个像素信号;比较块,所述比较块适用于将所述多个像素信号与斜坡信号进行比较以产生多个比较信号;逻辑块,所述逻辑块适用于调节各个比较信号的转换速率以产生多个逻辑信号;全局计数块,所述全局计数块适用于产生全局计数信号;以及储存块,所述储存块适用于基于从所述逻辑块接收的逻辑信号来储存所述全局计数信号的计数值。2.如权利要求1所述的图像感测设备,其中,所述比较块和所述储存块使用相同的源电压。3.如权利要求1所述的图像感测设备,其中,所述逻辑块延迟所述多个比较信号的去激活沿。4.如权利要求1所述的图像感测设备,其中,所述逻辑块包括多个逻辑部分,每个逻辑部分包括:第一逻辑单元,所述第一逻辑单元适用于延迟对应的比较信号以产生对应的延迟信号;以及第二逻辑单元,所述第二逻辑单元适用于对所述对应的比较信号和所述对应的延迟信号执行逻辑运算以产生对应的逻辑信号。5.如权利要求1所述的图像感测设备,其中,所述储存块包括多个储存部分,每个储存部分包括:锁存控制单元,所述锁存控制单元适用于基于对应的逻辑信号来产生对应的锁存控制信号;以及锁存单元,所述锁存单元适用于基于所述对应的锁存控制信号来锁存对应的计数信号。6.如权利要求1所述的图像感测设备,其中,在单位行时间期间,所述多个像素信号中的至少两个像素信号具有与同一入射光相对应的电压电平。7.如权利要求1所述的图像感测设备,其中,在单位行时间期间,所述多个像素信号中的至少两个像素信号具有落在同一颜色范围内的电压电平。8.一种图像感测设备,包括:像素阵列,所述像素阵列适用于产生与入射光相对应的多个像素信号;多个比较块,所述多个比较块适用于将所述多个像素信号与斜坡信号进行比较以产生多个比较信号;逻辑块,所述逻辑块包括多个逻辑部分组,每个逻辑部分组适用于将与各个逻辑部分组相对应的比较信号延迟按组而不同设置的延迟时间以产生多个逻辑信号;全局计数块,所述全局计数块适用于产生全局计数信号;以及多个储存块,所述多个储存块适用于基于从所述逻辑块接收的逻辑信号来储存所述全局计数信号的计数值。...
【专利技术属性】
技术研发人员:黄元锡,
申请(专利权)人:爱思开海力士有限公司,
类型:发明
国别省市:韩国,KR
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。