驱动电路和设有该电路的图像显示装置以及便携式设备制造方法及图纸

技术编号:3029282 阅读:172 留言:0更新日期:2012-04-11 18:40
液晶显示部沿水平方向分割成多个块。具体地说,分割成设有24根一组的源极线的块。然后,分别对应于多个块设置多根数据总线(DB)。各数据总线(DB)接收来自数据端子(DQ)的图像数据输入。各数据总线(DB)配置成彼此不交叉,各块从一根数据总线(DB)接收图像数据供给。

【技术实现步骤摘要】

本专利技术涉及驱动电路,特别是涉及驱动通过驱动矩阵状配置的多个像素来显示图像的图像显示部的驱动电路,以及设有该驱动电路的图像显示装置及设有该图像显示装置的便携式设备。
技术介绍
近年,信息设备以外的通信设备或音频、可视设备等中其信号处理形态从模拟信号处理转变到数字信号处理。而且,这些设备有小型轻量化及低耗电化的倾向。特别是以便携式电话机为代表的便携式设备中,作为低耗电显示装置广泛使用液晶显示装置。液晶显示装置一般设有多个像素矩阵状配置的图像显示部、对与像素对应地列方向设置的多根源极线供给与显示数据对应的显示电压的水平扫描电路以及将对应于像素行方向设置的多根栅极线激活的垂直扫描电路。用垂直扫描电路依次激活栅极线,通过用水平扫描电路经由扫描线对扫描对象行连接的像素供给对应于显示数据的显示电压,各像素包含的液晶盒以显示电压对应的显示亮度发光,整个图像显示部显示所要的图像。近年,伴随显示装置分辨率的提高要处理的数据量变庞大,要求高速的数据处理。另一方面,还要求上述那样的低耗电化。具体地说,要求降低用以实现低耗电化的装置的驱动电压,而高速的数据处理和驱动电压的低电压化是折衷(tradeoff)关系。关于这点一般采用以下的结构在用于数据处理的内部电路的动作时间和数据传送速度上数据传送速度较快,设置锁存数据的多个锁存部件例如第一锁存电路和第二锁存电路等,保持数据并确保内部电路的动作期间,从而实现高速处理以及低耗电化。特开2000-356975号公报中公开了设置第一和第二锁存器,同时减少在数据供给线和用以数据驱动的控制信号线的交叉区域上产生的杂散电容的结构。杂散电容的负载因各信号线交叉区域的点(point)的多少而异,因该负载的不同而发生例如数据供给线的传送速度的偏差而不能进行正常的图像数据传送的问题。另外,重负载时还有驱动数据供给线的电路耗电增大的问题,依据上述公报的结构能够进行高速的处理且可进一步减小耗电。但是,上述公报中就减少在供给图像数据的数据供给线和用以驱动控制信号的控制信号线的交叉区域产生的杂散电容的结构进行了说明,但不仅在控制信号线还在各数据供给线的各交叉区域上也产生杂散电容。并且,如上所述,伴随显示装置的分辨率的提高用以高速传送庞大的数据量的数据供给线(以下,还称为数据总线)的传送频率也上升。因而,由于数据总线间的交叉区域产生的杂散电容即总线电容增大,有可能导致耗电增大。另外,因上述那样的传送速度的偏差而可能不能传送正常的图像数据。
技术实现思路
本专利技术为解决上述问题构思而成,旨在提供通过减少总线电容,可实现高速的处理和低耗电化的驱动装置,以及设有该驱动装置的图像显示装置和设有该图像显示装置的便携式设备。本专利技术的驱动电路是驱动图像显示部的驱动电路,该图像显示部设有矩阵状配置的多个图像显示元件,且多个图像显示元件被分割成多个块,其中设有对应于多个块分别设置,各自接收构成用以在图像显示部显示的图像数据的多个位数据的多根图像数据供给线;对应于各图像数据供给线设置,响应第一指示信号锁存传送给对应图像数据供给线的图像数据的第一锁存电路部;对应于各第一锁存电路部设置,响应第二指示信号锁存对应第一锁存电路部锁存的图像数据的第二锁存电路部;传送第一和第二指示信号的第一和第二指示信号线。多根图像数据供给线彼此不交叉地配置。最好图像显示装置中设有图像显示部和上述驱动电路。特别是,便携式设备中设有上述图像显示装置。本专利技术的驱动电路、图像显示装置和便携式设备中,多根图像数据供给线彼此不交叉地配置,因此减少各图像数据供给线的交叉区域产生的杂散电容,并可实现高速的处理和低耗电化。对于本专利技术的上述以及其它目的、特征、形态及优点,以下借助附图理解的关于本专利技术的详细说明将给出清晰阐述。附图说明图1是表示本专利技术实施例1的图像显示装置的整体结构的概略框图。图2是表示图1所示的液晶显示部的结构的电路图。图3是说明本专利技术实施例1的水平扫描电路的概略框图。图4是详细说明本专利技术实施例1的第一锁存电路群和第二锁存电路群的一部分的结构图。图5是本专利技术实施例1的锁存电路的电路结构图。图6是说明输入本专利技术实施例1的数据总线的输入数据的输入形式的时序图。图7是详细说明本专利技术实施例2的第一和第二锁存电路群的一部的概念图。图8是详细说明本专利技术实施例2的变形例的第一和第二锁存电路群的一部分的构成图。图9是本专利技术实施例2的变形例的锁存电路的结构图。图10A、图10B是安装于图像显示装置的电气设备的说明图。具体实施例方式以下,参照附图详细说明本专利技术的实施方式。另外,图中同一或相当的部分采用同一符号,不重复其说明。实施例1参照图1,本专利技术实施例1的图像显示装置1中设有显示图像的液晶显示部5(图像显示部)、垂直扫描电路2、水平扫描电路3。还有,图像显示装置1接收来自帧存储器20的构成图像数据DTA的多个位的数字信号输入。液晶显示部5包含矩阵状配置的后述多个液晶盒。各液晶盒上设有R(红)、G(绿)和B(蓝)三原色中任一彩色滤光片,在列方向相邻的液晶盒(R)、液晶盒(G)和液晶盒(B)构成一个显示单位即像素。另外,对应于液晶盒的行配置多根栅极线,对应于液晶盒的列配置多根源极线。垂直扫描电路2接收开始信号GST、时钟信号GCLK,根据这些信号按预定的定时激活行方向配置的多根栅极线。具体地说,垂直扫描电路2因开始信号GST的激活而与时钟信号GCLK同步地依次激活多根栅极线。水平扫描电路3中包含多路信号分离器群4、模拟放大器群6、D/A变换电路群8、第二锁存电路群10、第一锁存电路群12、移位寄存器14和多根数据总线DB。从帧存储器20输入的图像数据DTA经由数据总线DB输入第一锁存电路群12。第一锁存电路群12响应来自移位寄存器14的指示锁存数据,第二锁存电路群10响应来自移位寄存器14的指示进一步锁存数据后输出给D/A变换电路群8。移位寄存器14因开始信号SST的激活而输出控制信号,以在第一锁存电路群12和第二锁存电路群10中按预定定时与锁存时钟信号SCLK同步地锁存从数据总线DB传送的数据。D/A变换电路群8将在第二锁存电路群10中锁存的数据即数字信号变换成模拟信号。然后在模拟放大器群6中放大,并输出给多路信号分离器群4。多路信号分离器群4接收与放大的模拟信号即显示数据对应的显示电压,通过将该接收的显示电压时间分割,并经由对应的各源极线,向选择的栅极线的各显示单位输出与液晶盒(R)、液晶盒(G)和液晶盒(B)对应的显示电压。参照图2说明图1所示的液晶显示部5的结构。另外图2中因图面的关系而仅示出液晶显示部5的一部分。参照图2,液晶显示部5中包含多个液晶盒PX、多根栅极线GL和多根源极线SL。多个液晶盒PX各自由N沟道薄膜晶体管102、电容104和液晶显示元件106构成。以下将薄膜晶体管称为“TFT(Thin FilmTransistor)”。多个液晶盒PX矩阵状配置,沿其行配置多根栅极线GL,沿列配置多根源极线SL。因此,多个液晶盒PX各自与对应的源极线SL和栅极线GL连接。另外,多个液晶盒PX各自共同接受对置电极电压VCOM。作为一例,第i行第j列的液晶盒PX(i,j)(i,j是2以上的整数)中N沟道TFT102连接在源极线SL(j)和节点108之间,与垂直扫描本文档来自技高网
...

【技术保护点】
一种驱动电路,驱动图像显示部,所述图像显示部设有矩阵状配置的多个图像显示元件,且所述多个图像显示元件被分割成多个块,其中设有:对应于所述多个块分别设置,且各自接收构成用以在所述图像显示部显示的图像数据的多个位数据的多根图像数据供给线 ;对应于所述多根图像数据供给线分别设置,且各自响应第一指示信号锁存传送给对应图像数据供给线的图像数据的多个第一锁存电路部;对应于所述多个第一锁存电路部分别设置,且各自响应第二指示信号锁存对应第一锁存电路部锁存的图像数据的多个 第二锁存电路部;以及分别传送所述第一和第二指示信号的第一和第二指示信号线,所述多根图像数据供给线彼此不交叉地配置。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:野尻勋村井博之
申请(专利权)人:三菱电机株式会社
类型:发明
国别省市:JP[日本]

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1