GOA单元、GOA电路、显示驱动电路和显示装置制造方法及图纸

技术编号:16217875 阅读:69 留言:0更新日期:2017-09-16 00:13
提供了一种GOA单元、GOA电路、显示驱动电路和显示装置,该GOA单元包括:输入电路,连接第一时钟端、第一输入端、第二输入端以及上拉节点;第一控制电路,连接第一电源电压端、上拉节点、下拉节点以及第一控制节点;第二控制电路,连接第三时钟端、第一电源电压端、第二电源电压端、上拉节点以及第二控制节点;下拉控制电路,连接第二时钟端、第一电源电压端、第二电源电压端、上拉节点以及下拉节点;下拉电路,连接下拉节点、第一控制电路、第二电源电压端以及输出端;输出电路,连接第一电源电压端、第二电源电压端、第一控制节点、第二控制节点和输出端。

GOA unit, GOA circuit, display drive circuit, and display device

A GOA unit, a GOA circuit and a display driving circuit and display device is provided, the GOA unit includes an input circuit, connected to the first clock end, the first input end, second input end and pull node; a first control circuit connected to the first supply voltage terminal, pull-up node, node and the first pull-down control node; the second control circuit, connecting the third clock end, the first supply voltage terminal, second power supply voltage, pull end node and second control node; drop control circuit connecting the second clock end, the first supply voltage terminal, second power supply voltage terminal, pull-up node and pull-down pull-down circuit, connecting node; node, the first drop the control circuit, second power supply voltage terminal and an output terminal; the output circuit, connected to the first supply voltage terminal, second power supply voltage terminal, the first control node, second control System node and output terminal.

【技术实现步骤摘要】
GOA单元、GOA电路、显示驱动电路和显示装置
本专利技术涉及显示
,尤其涉及OLED显示技术内的自适应多脉冲可编程的栅极驱动电路,涉及GOA(GatedriverOnArray,集成栅极驱动电路)单元和显示装置。
技术介绍
目前显示行业背板工艺有很多种,如a-Si、LTPS、Oxide氧化物等等,其中a-Si制造简单,但迁移率低和稳定性都不理想,LTPS稳定性好,但成本较高,且均匀性差,也不适合大尺寸面板的制造。IGZO(氧化铟镓锌)由于高迁移率,均匀性较好,成本较低,被广泛用于大尺寸OLED产品中。AMOLED发光均匀性受Vth影响,在像素设计中,会增加补偿Vth电路。内部补偿Scan信号需要增加脉冲,以延长复位以及获取Vth值的时间。传统方法采用外围IC设计,不利于窄边框,低成本。不同面板需要的补偿周期不同,因此Scan信号脉冲数不固定。
技术实现思路
本公开的另外方面和优点部分将在后面的描述中阐述,还有部分可从描述中明显地看出,或者可以在本公开的实践中得到。本公开侧重于GOA电路中噪声抑制,不同于其他GOA电路,采用特殊电路结构,可以稳定持续地抑制噪声。本公开涉及一种多脉冲以及脉冲宽度可编程的栅极显示电路或GOA电路。本公开包括输入电路、输出电路、下拉电路、控制电路;所述输入电路由4个TFT组成;所述控制电路有两个,一个输出Qa(n),一个输出Qb(n);所述下拉电路下拉Qa(n)节点以及C(n);所述输出电路输出C(n);本公开可以实现可编程多脉冲GOA单元功能,同时本公开GOA单元可以自行适应初始脉冲个数,即工作范围不局限于脉冲个数,具体可见图12以及图13。本公开提供一种GOA单元,包括:输入电路,连接第一时钟端、第一输入端、第二输入端以及上拉节点,第一输入端接收来自上一级GOA单元的输出端的输出信号,第二输入端接收来自下一级GOA单元的输出端的输出信号,被配置以在上一级GOA单元的输出端和下一级GOA单元的输出端中的一个以及第一时钟端处于有效电平时,将上一级GOA单元的输出信号传递到上拉节点;第一控制电路,连接第一电源电压端、上拉节点、下拉节点以及第一控制节点,被配置以在上拉节点处于有效电平时,将第一电源电压信号提供给第一控制节点;第二控制电路,连接第三时钟端、第一电源电压端、第二电源电压端、上拉节点以及第二控制节点,被配置以在上拉节点处于有效电平时,将第三时钟端的第三时钟信号提供给第二控制节点;以及在上拉节点处于非有效电平时,将第二控制节点下拉至第二电源电压端的第二电源电压信号;下拉控制电路,连接第二时钟端、第一电源电压端、第二电源电压端、上拉节点以及下拉节点,被配置为通过下拉节点处的下拉信号控制下拉电路是否进行操作;下拉电路,连接下拉节点、第一控制电路、第二电源电压端以及输出端,被配置以在下拉节点处的下拉信号处于有效电平时将所述输出端和所述第一控制节点下拉至第二电源电压端的第二电源电压信号;输出电路,连接第一电源电压端、第二电源电压端、第一控制节点、第二控制节点和输出端,被配置以在第一控制节点处于有效电平以及第二控制节点处于非有效电平时将第一电源电压端的第一电源电压信号输出到输出端。本公开还提供一种GOA电路,包括级联的N个GOA单元,该N个GOA单元是第一GOA单元至第NGOA单元,每一个GOA单元是如上所述的GOA单元,其中N为大于等于2的整数。本公开还提供一种显示驱动电路,包括:栅极驱动电路和像素驱动电路;其中,所述栅极驱动电路包括上述的GOA电路。本公开还提供一种显示装置,包括上述的显示驱动电路。本公开采用两个控制电路的电路结构来对输出电路进行控制,可以稳定持续地抑制噪声。此外,还可以实现可编程多脉冲GOA单元功能,同时本公开GOA单元可以自行适应初始脉冲个数,即工作范围不局限于脉冲个数。附图说明通过结合附图对本公开的优选实施例进行详细描述,本公开的上述和其他目的、特性和优点将会变得更加清楚,其中相同的标号指定相同结构的单元,并且在其中:图1示出了3T2C内部补偿电路;图2示出了3T2C内部补偿电路扫描信号时序图;图3示出了根据本专利技术实施例的GOA单元的结构图;图4示出了根据本专利技术第一实施例的GOA单元的电路示意图;图5是本专利技术实施例提供的GOA单元中各信号的时序状态图;图6示出了根据本专利技术第一实施例的GOA电路的整体结构;图7示出了根据本专利技术第一实施例的所述GOA单元各端口定义;图8示出了根据本专利技术第二实施例的GOA单元的电路示意图;图9示出了根据本专利技术第二实施例的GOA电路的整体结构;图10示出了根据本专利技术第二实施例的所述GOA单元各端口定义;图11示出了根据本专利技术实施例HSPICE仿真输入时序确认;图12示出了根据本专利技术实施例单元多脉冲可编程仿真验证;图13示出了根据本专利技术实施例单元自适应功能仿真验证。具体实施方式下面将参照示出本专利技术实施例的附图充分描述本专利技术。然而,本专利技术可以以许多不同的形式实现,而不应当认为限于这里所述的实施例。相反,提供这些实施例以便使本公开透彻且完整,并且将向本领域技术人员充分表达本专利技术的范围。在附图中,为了清楚起见放大了组件。本公开所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件。在本实施例中,每个晶体管的漏极和源极的连接方式可以互换,因此,本公开实施例中各晶体管的漏极、源极实际是没有区别的。这里,仅仅是为了区分晶体管除栅极之外的两极,而将其中一极称为漏极,另一极称为源极。本公开实施例中采用的薄膜晶体管可以为N型晶体管,也可以为P型晶体管。在本公开实施例中,当采用N型薄膜晶体管时,其第一极可以是源极,第二极可以是漏极。在以下实施例中,以薄膜晶体管为N型晶体管为例进行的说明,即栅极的信号是高电平时,薄膜晶体管导通。可以想到,当采用P型晶体管时,需要相应调整驱动信号的时序。图1示出了3T2C内部补偿电路。图1中为了获取T1管Vth更正确,扫描(Scan)信号需要多个脉冲,用来增加S点位充电,同时需要延长半个时钟用于读取Data数据,可见在OLEDTV设计中,多脉冲可编程栅极驱动作用是巨大的。图2示出了3T2C内部补偿电路扫描信号时序图。本公开所述GOA采用双端控制电路,第一控制节点Qa(n)和第二控制节点Qb(n)分别控制,达到可编程目的。图3示出了根据本专利技术实施例的GOA单元的结构图。如图3所示,作为本专利技术的一个方面,提供一种GOA单元,所述GOA单元包括输入电路301、第一控制电路302、第二控制电路303、下拉控制电路304、下拉电路305、输出电路306。所述输入电路301连接第一时钟端CLK1、第一输入端Input1、第二输入端Input2和上拉节点Qa,第一输入端Input1接收来自上一级GOA单元的输出端C(n-1)的输出信号,第二输入端Input2接收来自下一级GOA单元的输出端C(n+1)的输出信号,被配置以在上一级GOA单元的输出端C(n-1)和下一级GOA单元的输出端C(n+1)中的一个以及第一时钟端CLK1处于有效电平时,将上一级GOA单元的输出信号传递到上拉节点Qa。所述第一控制电路302连接第一电源电压端VGH、上拉节点Qa、下拉节点QNa以及第一控制节点Qa(n),被配置以在上拉节本文档来自技高网...
GOA单元、GOA电路、显示驱动电路和显示装置

【技术保护点】
一种GOA单元,包括:输入电路,连接第一时钟端、第一输入端、第二输入端以及上拉节点,第一输入端接收来自上一级GOA单元的输出端的输出信号,第二输入端接收来自下一级GOA单元的输出端的输出信号,被配置以在上一级GOA单元的输出端和下一级GOA单元的输出端中的一个以及第一时钟端处于有效电平时,将上一级GOA单元的输出信号传递到上拉节点;第一控制电路,连接第一电源电压端、上拉节点、下拉节点以及第一控制节点,被配置以在上拉节点处于有效电平时,将第一电源电压信号提供给第一控制节点;第二控制电路,连接第三时钟端、第一电源电压端、第二电源电压端、上拉节点以及第二控制节点,被配置以在上拉节点处于有效电平时,将第三时钟端的第三时钟信号提供给第二控制节点;以及在上拉节点处于非有效电平时,将第二控制节点下拉至第二电源电压端的第二电源电压信号;下拉控制电路,连接第二时钟端、第一电源电压端、第二电源电压端、上拉节点以及下拉节点,被配置为通过下拉节点处的下拉信号控制下拉电路是否进行操作;下拉电路,连接下拉节点、第一控制电路、第二电源电压端以及输出端,被配置以在下拉节点处的下拉信号处于有效电平时将所述输出端和所述第一控制节点下拉至第二电源电压端的第二电源电压信号;输出电路,连接第一电源电压端、第二电源电压端、第一控制节点、第二控制节点和输出端,被配置以在第一控制节点处于有效电平以及第二控制节点处于非有效电平时将第一电源电压端的第一电源电压信号输出到输出端。...

【技术特征摘要】
1.一种GOA单元,包括:输入电路,连接第一时钟端、第一输入端、第二输入端以及上拉节点,第一输入端接收来自上一级GOA单元的输出端的输出信号,第二输入端接收来自下一级GOA单元的输出端的输出信号,被配置以在上一级GOA单元的输出端和下一级GOA单元的输出端中的一个以及第一时钟端处于有效电平时,将上一级GOA单元的输出信号传递到上拉节点;第一控制电路,连接第一电源电压端、上拉节点、下拉节点以及第一控制节点,被配置以在上拉节点处于有效电平时,将第一电源电压信号提供给第一控制节点;第二控制电路,连接第三时钟端、第一电源电压端、第二电源电压端、上拉节点以及第二控制节点,被配置以在上拉节点处于有效电平时,将第三时钟端的第三时钟信号提供给第二控制节点;以及在上拉节点处于非有效电平时,将第二控制节点下拉至第二电源电压端的第二电源电压信号;下拉控制电路,连接第二时钟端、第一电源电压端、第二电源电压端、上拉节点以及下拉节点,被配置为通过下拉节点处的下拉信号控制下拉电路是否进行操作;下拉电路,连接下拉节点、第一控制电路、第二电源电压端以及输出端,被配置以在下拉节点处的下拉信号处于有效电平时将所述输出端和所述第一控制节点下拉至第二电源电压端的第二电源电压信号;输出电路,连接第一电源电压端、第二电源电压端、第一控制节点、第二控制节点和输出端,被配置以在第一控制节点处于有效电平以及第二控制节点处于非有效电平时将第一电源电压端的第一电源电压信号输出到输出端。2.根据权利要求1所述的GOA单元,其中,输入电路包括:第一输入晶体管,其栅极和第一极作为第一输入端与上一级GOA单元的输出端连接,第二极与第四输入晶体管的第一级连接;第二输入晶体管,其第一极与上一级GOA单元的输出端连接,栅极与第三输入晶体管的第二极连接,第二极与上拉节点连接;第三输入晶体管,其第一级作为第二输入端与下一级GOA单元的输出端连接,栅极与第一时钟端连接;第四输入晶体管,其栅极与第一时钟端连接,第二级与上拉节点连接。3.根据权利要求1所述的GOA单元,其中,第二电源电压端包括第三电源电压端、第四电源电压端和第五电源电压端;下拉控制电路包括:第一下拉控制晶体管,其栅极和第一极与第一电源电压端连接,第二极与第三下拉控制晶体管的栅极连接;第二下拉控制晶体管,其栅极与上拉节点连接,第一极与第三下拉控制晶体管的栅极连接,第二极与第三电源电压端连接;第三下拉控制晶体管,其第一极与第二时钟端连接,第二极与下拉节点连接;第四下拉控制晶体管,其栅极与上拉节点连接,第一极与下拉节点连接,第二极与第四电源电压端连接。4.根据权利要求1所述的GOA单元,其中,第一控制电路包括:第一控制晶体管,其栅极与上拉节点连接,第一级与第一电源电压端连接,第二极与第一控制节点连接;第二控制晶体管,其栅极与下拉节点连接,第一极与第一控制节点连接,第二极与下拉电路连接;第三控制晶体管,其栅极与上拉节点连接,第一极与第一电源电压端连接,第二极与下拉电路连接。5.根据权利要求4所述的GOA单元,其中,第二电源电压端包括第三电源电压端、第四电源电压端和第五电源电压端;第二控制电路包括:第四控制晶体管,其栅极与上拉节点连接,第一极与第三时钟端连接,第二极与第二控制节点连接;第五控制晶体管,其栅极和第一极与第一电源电压端连接,第二极与第七控制晶体管的栅极连接;第六控制晶体管,其栅极与上拉节点连接,第一极与第七控制晶体管的栅极连接,第二极与第四电源电压端连接;第七控制晶体管,其第一极与第二控制节点连接,第二极与第五电源电压端连接。6.根据权利要求5所述的GOA单元,其中,输出端包括:第一输出端和第二输出端,输出电路包括第一输出电路和...

【专利技术属性】
技术研发人员:袁志东李永谦何敏袁粲徐攀
申请(专利权)人:京东方科技集团股份有限公司合肥鑫晟光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1