移位寄存器单元、移位寄存器电路及驱动方法、显示面板技术

技术编号:15793296 阅读:216 留言:0更新日期:2017-07-10 04:00
本公开涉及一种移位寄存器单元、移位寄存器电路及其驱动方法、显示面板。该移位寄存器单元包括:输入模块,响应输入信号将输入信号传至上拉节点;复位模块,响应复位信号将第一电源信号传至上拉节点;输出模块,响应上拉节点将时钟信号传至信号输出端;第一下拉控制模块,响应上拉节点将第一电源信号传至第一和第二下拉控制节点及下拉节点;第二下拉控制模块,响应第二电源信号将第二电源信号传至第一下拉控制节点,响应第一下拉控制节点将第二电源信号传至第二下拉控制节点,响应第二下拉控制节点将第二电源信号传至下拉节点;下拉模块,响应下拉节点将第一电源信号传至上拉节点和信号输出端。本公开可保证信号正常输出并改善降噪能力。

【技术实现步骤摘要】
移位寄存器单元、移位寄存器电路及驱动方法、显示面板
本公开涉及显示
,尤其涉及一种移位寄存器单元、移位寄存器电路及其驱动方法、显示面板。
技术介绍
随着光学技术和半导体技术的发展,以液晶显示器(LiquidCrystalDisplay,LCD)和有机发光二极管显示器(OrganicLightEmittingDiode,OLED)为代表的平板显示器具有轻薄、能耗低、反应速度快、色纯度佳、以及对比度高等特点,在显示领域占据了主导地位。近些年来显示装置呈现出了高集成度以及低成本的发展趋势。以阵列基板行驱动(GateDriveronArray,GOA)技术为代表,利用GOA技术将栅极驱动电路集成于阵列基板的周边区域,从而在实现窄边框设计的同时,可有效降低显示装置的制造成本。图1为现有技术中常用的一种GOA电路原理图。其中,第八晶体管M8和第九晶体管M9构成降噪处理单元,用于在下拉节点PD的控制下进行降噪处理,且下拉节点PD的电位越高,降噪处理的效果越好。而下拉节点PD的电位由上拉节点PU控制,具体而言,在上拉节点PU为高电位时,第四晶体管M4和第五晶体管M5充分导通,则下拉控制节点PD-CN和下拉节点PD受到第一电源电压VSS的影响下拉为低电位,且第七晶体管M7在下拉控制节点PD-CN的控制下关闭,故下拉节点PD保持低电位。为了达到更好的降噪效果,需要在降噪时提高下拉节点PD的电位,具体可通过提高第二电源电压VDD的电位来实现。但是,第二电源电压VDD过高的电位会使第六晶体管M6充分导通,以使下拉控制节点PD-CN的电位随之上升,从而第七晶体管M7导通,最终导致下拉节点PD的电位升高。参考图2所示,在上拉节点PU置高时,下拉节点PD本应保持低电位,但在第二电源电压VDD的过高电位作用下使得下拉节点PD的电位异常升高,从而导致GOA电路的输出波形异常,无法正常复位且噪音较大。需要说明的是,在上述
技术介绍
部分公开的信息仅用于加强对本公开的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
技术实现思路
本公开的目的在于提供一种移位寄存器单元、移位寄存器电路及其驱动方法、显示面板,进而至少在一定程度上克服由于相关技术的限制和缺陷而导致的一个或者多个问题。本公开的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本公开的实践而习得。根据本公开的一个方面,提供一种移位寄存器单元,包括:输入模块,连接信号输入端和上拉节点,用于在所述信号输入端的控制下将输入信号传输至所述上拉节点;复位模块,连接复位信号端、第一电源信号端和所述上拉节点,用于在所述复位信号端的控制下将第一电源信号传输至所述上拉节点;输出模块,连接所述上拉节点、时钟信号端和信号输出端,用于在所述上拉节点的控制下将时钟信号传输至所述信号输出端;第一下拉控制模块,连接所述上拉节点、所述第一电源信号端、第一下拉控制节点、第二下拉控制节点、以及下拉节点,用于在所述上拉节点的控制下将所述第一电源信号分别传输至所述第一下拉控制节点、所述第二下拉控制节点、以及所述下拉节点;第二下拉控制模块,连接第二电源信号端、所述第一下拉控制节点、所述第二下拉控制节点、以及所述下拉节点,用于在所述第二电源信号端的控制下将第二电源信号传输至所述第一下拉控制节点,在所述第一下拉控制节点的控制下将所述第二电源信号传输至所述第二下拉控制节点,以及在所述第二下拉控制节点的控制下将所述第二电源信号传输至所述下拉节点;下拉模块,连接所述下拉节点、所述第一电源信号端、所述上拉节点和所述信号输出端,用于在所述下拉节点的控制下将所述第一电源信号分别传输至所述上拉节点和所述信号输出端。本公开的一种示例性实施例中,所述输入模块包括:第一开关元件,控制端和第一端连接所述信号输入端、第二端连接所述上拉节点。本公开的一种示例性实施例中,所述复位模块包括:第二开关元件,控制端连接所述复位信号端、第一端连接所述第一电源信号端,第二端连接所述上拉节点。本公开的一种示例性实施例中,所述输出模块包括:第三开关元件,控制端连接所述上拉节点、第一端连接所述时钟信号端,第二端连接所述信号输出端;存储电容,连接在所述上拉节点和所述信号输出端之间。本公开的一种示例性实施例中,所述第一下拉控制模块包括:第四开关元件,控制端连接所述上拉节点、第一端连接所述第一电源信号端、第二端连接所述第一下拉控制节点;第五开关元件,控制端连接所述上拉节点、第一端连接所述第一电源信号端、第二端连接所述第二下拉控制节点;第六开关元件,控制端连接所述上拉节点、第一端连接所述第一电源信号端、第二端连接所述下拉节点。本公开的一种示例性实施例中,所述第二下拉控制模块包括:所述第二下拉控制模块包括:第七开关元件,控制端和第一端连接所述第二电源信号端、第二端连接所述第一下拉控制节点;第八开关元件,控制端连接所述第一下拉控制节点、第一端连接所述第二电源信号端,第二端连接所述第二下拉控制节点;第九开关元件,控制端连接所述第二下拉控制节点、第一端连接所述第二电源信号端、第二端连接所述下拉节点。本公开的一种示例性实施例中,所述下拉模块包括:第十开关元件,控制端连接所述下拉节点、第一端连接所述第一电源信号端、第二端连接所述上拉节点;第十一开关元件,控制端连接所述下拉节点、第一端连接所述第一电源信号端、第二端连接所述信号输出端。本公开的一种示例性实施例中,所有所述开关元件均为N型晶体管或者均为P型晶体管。根据本公开的一个方面,提供一种移位寄存器电路,包括多个级联的上述的移位寄存器单元;第M-1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的信号输入端;第M+1级移位寄存器单元的信号输出端连接第M级移位寄存器单元的复位信号端。根据本公开的一个方面,提供一种显示面板,包括显示区域和周边区域;所述周边区域设置有上述的移位寄存器电路。本公开的一种示例性实施例中,所述显示面板还包括:横纵交错的多条栅线和多条数据线;以及,由相邻所述栅线和相邻所述数据线限定的多个像素单元:其中,所述栅线用于传输所述移位寄存器电路提供的扫描信号,所述数据线用于传输源极驱动器提供的数据信号。根据本公开的一个方面,提供一种移位寄存器电路的驱动方法,用于驱动上述的移位寄存器电路;所述驱动方法包括:在充电阶段,通过输入信号控制输入模块导通,以将所述输入信号传输至上拉节点,并通过所述上拉节点控制第一下拉控制模块导通,以将第一电源信号分别传输至第一下拉控制节点、第二下拉控制节点、以及下拉节点;在输出阶段,通过所述上拉节点控制所述第一下拉控制模块和输出模块导通,以将所述第一电源信号分别传输至所述第一下拉控制节点、所述第二下拉控制节点、以及所述下拉节点,并将时钟信号传输至信号输出端;在放电阶段,通过所述上拉节点控制所述第一下拉控制模块导通,以保持所述第一下拉控制节点、所述第二下拉控制节点、以及所述下拉节点的电压;在复位阶段,通过复位信号控制复位模块导通,以将所述第一电源信号传输至所述上拉节点,通过第二电源信号控制第二下拉控制模块导通,以将所述第二电源信号分别传输至所述第一下拉控制节点、所述第二下拉控制节点、以及所述下拉节点,并通过所述下拉节点控制下拉模块导通,以将所述第一电源信号分别本文档来自技高网
...
移位寄存器单元、移位寄存器电路及驱动方法、显示面板

【技术保护点】
一种移位寄存器单元,其特征在于,包括:输入模块,连接信号输入端和上拉节点,用于在所述信号输入端的控制下将输入信号传输至所述上拉节点;复位模块,连接复位信号端、第一电源信号端和所述上拉节点,用于在所述复位信号端的控制下将第一电源信号传输至所述上拉节点;输出模块,连接所述上拉节点、时钟信号端和信号输出端,用于在所述上拉节点的控制下将时钟信号传输至所述信号输出端;第一下拉控制模块,连接所述上拉节点、所述第一电源信号端、第一下拉控制节点、第二下拉控制节点、以及下拉节点,用于在所述上拉节点的控制下将所述第一电源信号分别传输至所述第一下拉控制节点、所述第二下拉控制节点、以及所述下拉节点;第二下拉控制模块,连接第二电源信号端、所述第一下拉控制节点、所述第二下拉控制节点、以及所述下拉节点,用于在所述第二电源信号端的控制下将第二电源信号传输至所述第一下拉控制节点,在所述第一下拉控制节点的控制下将所述第二电源信号传输至所述第二下拉控制节点,以及在所述第二下拉控制节点的控制下将所述第二电源信号传输至所述下拉节点;下拉模块,连接所述下拉节点、所述第一电源信号端、所述上拉节点和所述信号输出端,用于在所述下拉节点的控制下将所述第一电源信号分别传输至所述上拉节点和所述信号输出端。...

【技术特征摘要】
1.一种移位寄存器单元,其特征在于,包括:输入模块,连接信号输入端和上拉节点,用于在所述信号输入端的控制下将输入信号传输至所述上拉节点;复位模块,连接复位信号端、第一电源信号端和所述上拉节点,用于在所述复位信号端的控制下将第一电源信号传输至所述上拉节点;输出模块,连接所述上拉节点、时钟信号端和信号输出端,用于在所述上拉节点的控制下将时钟信号传输至所述信号输出端;第一下拉控制模块,连接所述上拉节点、所述第一电源信号端、第一下拉控制节点、第二下拉控制节点、以及下拉节点,用于在所述上拉节点的控制下将所述第一电源信号分别传输至所述第一下拉控制节点、所述第二下拉控制节点、以及所述下拉节点;第二下拉控制模块,连接第二电源信号端、所述第一下拉控制节点、所述第二下拉控制节点、以及所述下拉节点,用于在所述第二电源信号端的控制下将第二电源信号传输至所述第一下拉控制节点,在所述第一下拉控制节点的控制下将所述第二电源信号传输至所述第二下拉控制节点,以及在所述第二下拉控制节点的控制下将所述第二电源信号传输至所述下拉节点;下拉模块,连接所述下拉节点、所述第一电源信号端、所述上拉节点和所述信号输出端,用于在所述下拉节点的控制下将所述第一电源信号分别传输至所述上拉节点和所述信号输出端。2.根据权利要求1所述的移位寄存器单元,其特征在于,所述输入模块包括:第一开关元件,控制端和第一端连接所述信号输入端、第二端连接所述上拉节点。3.根据权利要求1所述的移位寄存器单元,其特征在于,所述复位模块包括:第二开关元件,控制端连接所述复位信号端、第一端连接所述第一电源信号端,第二端连接所述上拉节点。4.根据权利要求1所述的移位寄存器单元,其特征在于,所述输出模块包括:第三开关元件,控制端连接所述上拉节点、第一端连接所述时钟信号端,第二端连接所述信号输出端;存储电容,连接在所述上拉节点和所述信号输出端之间。5.根据权利要求1所述的移位寄存器单元,其特征在于,所述第一下拉控制模块包括:第四开关元件,控制端连接所述上拉节点、第一端连接所述第一电源信号端、第二端连接所述第一下拉控制节点;第五开关元件,控制端连接所述上拉节点、第一端连接所述第一电源信号端、第二端连接所述第二下拉控制节点;第六开关元件,控制端连接所述上拉节点、第一端连接所述第一电源信号端、第二端连接所述下拉节点。6.根据权利要求1所述的移位寄存器单元,其特征在于,所述第二下拉控制模块包括:第七开关元件,控制端和第一端连接所述第二电源信号端、第二端连接所述第一下拉控制...

【专利技术属性】
技术研发人员:王飞谷晓芳赵婷婷马小叶马睿
申请(专利权)人:京东方科技集团股份有限公司合肥鑫晟光电科技有限公司
类型:发明
国别省市:北京,11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1