三分正交分频器制造技术

技术编号:16079600 阅读:39 留言:0更新日期:2017-08-25 15:19
本申请涉及三分正交分频器。一种本机振荡器包括耦合到VCO的输出的可编程分频器。可将所述分频器设定为三分频。不管除数如何,所述分频器输出相位彼此相差九十度的正交信号(I,Q)。为进行三分,所述分频器包括三分频器。所述三分频器包括三分电路、延迟电路和反馈电路。所述三分电路对来自所述VCO的信号进行分频,并从其产生相位彼此相差一百二十度的三个信号C、A′和B。所述延迟电路将信号A′延迟以产生所述信号A′的延迟版本A。所述反馈电路控制所述延迟电路,使得所述延迟版本A(I)相对于所述信号C(Q)为九十度异相。

【技术实现步骤摘要】
三分正交分频器分案申请的相关信息本申请为专利技术名称为“三分正交分频器”的原中国专利技术专利申请的分案申请。原申请的申请号为200980131897.9;原申请的申请日为2009年8月18日。
所揭示的实施例涉及分频器。
技术介绍
图1(现有技术)是本机振荡器1的一个实例的图。无线电接收器和无线电发射器(例如在蜂窝式电话中发现的无线电接收器和无线电发射器)常常涉及多个此类本机振荡器。此类型的本机振荡器通常涉及参考时钟源2、锁相环3和分频器4。在所说明的实例中,相位检测器5从参考时钟源2接收参考时钟信号REF且还从分频器6接收反馈信号。相位检测器5输出被供应到电荷泵7的相位误差信号。电荷泵7的输出由环路滤波器8进行滤波以产生电压电平信号。所述电压电平信号被供应到压控振荡器(VCO)9的控制输入引线上。VCO9的控制输入引线上的电压确定由VCO9输出的信号VCO_OUT的频率。分频器6对VCO_OUT进行分频,并将所得分频信号供应到相位检测器5作为反馈信号。当锁相环被锁定时,反馈信号与信号REF同相,且VCO_OUT的频率由分频器6所除的除数来确定。VCO_OUT的频率是所述除数与参考时本文档来自技高网...
三分正交分频器

【技术保护点】
一种本机振荡电路,包括:计时电路,用于提供同相信号以及正交相位信号;延迟电路,用于延迟所述同相信号由此产生经延迟同相信号;反馈电路,用于接收所述经延迟同相信号和所述正交相位信号并向所述延迟电路提供偏置调节信号以控制所述延迟电路的延迟时间,其中,所述反馈电路包括数字逻辑部分和平均与比较电路部分。

【技术特征摘要】
2008.08.18 US 12/193,6931.一种本机振荡电路,包括:计时电路,用于提供同相信号以及正交相位信号;延迟电路,用于延迟所述同相信号由此产生经延迟同相信号;反馈电路,用于接收所述经延迟同相信号和所述正交相位信号并向所述延迟电路提供偏置调节信号以控制所述延迟电路的延迟时间,其中,所述反馈电路包括数字逻辑部分和平均与比较电路部分。2.根据权利要求1所述的本机振荡电路,其中,所述计时电路包括分频电路。3.根据权利要求2所述的本机振荡电路,其中,所述计时电路是三分频分频器电路。4.根据权利要求1所述的本机振荡电路,其中,所述反馈电路用于控制所述延迟电路的延迟时间以使得所述经延迟同相信号与所述正交相位信号相位差为90度。5.根据权利要求1所述的本机振荡电路,其中,所述反馈电路的所述数字逻辑部分:产生第一数字信号,所述第一数字信号指示了所述经延迟同相信号的第一脉冲上升沿与所述正交相位信号的后续上升沿之间的第一时间量,产生第二数字信号,所述第二数字信号指示了所述正交相位信号的所述后续上升沿与所述经延迟同相信号的第二脉冲下降沿之间的第二时间量。6.根据权利要求5所述的本机振荡电路,其中,所述平均与比较电路部分包括放大器配置和偏置电路,所述偏置电路用于将所述第一数字信号和所述第二数字信号转换为所述偏置调节信号,其中,所述偏置调节信号包括偏置电压。7.根据权利要求1所述的本机振荡电路,其中,所述计时电路接收时钟信号并将所述时钟信号转换成所述同相信号及所述正交相位信号。8.一种用于提供信号的方法,包括:提供同相信号以及正交相位信号;经由延迟电路延迟所述同相信号,由此产生经延迟同相信号;接收所述经延迟同相信号和所述正交相位信号并向所述延迟电路提供偏置调节信号以基于所接收...

【专利技术属性】
技术研发人员:乔东江弗雷德里克·博苏
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1