三分正交分频器制造技术

技术编号:16079600 阅读:26 留言:0更新日期:2017-08-25 15:19
本申请涉及三分正交分频器。一种本机振荡器包括耦合到VCO的输出的可编程分频器。可将所述分频器设定为三分频。不管除数如何,所述分频器输出相位彼此相差九十度的正交信号(I,Q)。为进行三分,所述分频器包括三分频器。所述三分频器包括三分电路、延迟电路和反馈电路。所述三分电路对来自所述VCO的信号进行分频,并从其产生相位彼此相差一百二十度的三个信号C、A′和B。所述延迟电路将信号A′延迟以产生所述信号A′的延迟版本A。所述反馈电路控制所述延迟电路,使得所述延迟版本A(I)相对于所述信号C(Q)为九十度异相。

【技术实现步骤摘要】
三分正交分频器分案申请的相关信息本申请为专利技术名称为“三分正交分频器”的原中国专利技术专利申请的分案申请。原申请的申请号为200980131897.9;原申请的申请日为2009年8月18日。
所揭示的实施例涉及分频器。
技术介绍
图1(现有技术)是本机振荡器1的一个实例的图。无线电接收器和无线电发射器(例如在蜂窝式电话中发现的无线电接收器和无线电发射器)常常涉及多个此类本机振荡器。此类型的本机振荡器通常涉及参考时钟源2、锁相环3和分频器4。在所说明的实例中,相位检测器5从参考时钟源2接收参考时钟信号REF且还从分频器6接收反馈信号。相位检测器5输出被供应到电荷泵7的相位误差信号。电荷泵7的输出由环路滤波器8进行滤波以产生电压电平信号。所述电压电平信号被供应到压控振荡器(VCO)9的控制输入引线上。VCO9的控制输入引线上的电压确定由VCO9输出的信号VCO_OUT的频率。分频器6对VCO_OUT进行分频,并将所得分频信号供应到相位检测器5作为反馈信号。当锁相环被锁定时,反馈信号与信号REF同相,且VCO_OUT的频率由分频器6所除的除数来确定。VCO_OUT的频率是所述除数与参考时钟REF的频率的乘积。VCO_OUT信号通常未被输出为本机振荡器输出信号(LO),而是由第二分频器4将VCO_OUT信号分频到较低频率。分频器4可(例如)被设定为通过相对小的整数(例如,二或四或八)来分频。在蜂窝式电话内的集成式收发器集成电路的情况下,常常需要制造收发器集成电路使得可使用相同集成电路设计以在多个不同频带中的任一者中通信。图2(现有技术)陈述各种频带的实例,可能需要单一接收器(在蜂窝式电话的收发器集成电路内)经由所述频带来通信。图2的最右边两列指示所需的待产生的本机振荡器(LO)信号的输出频率。标示为“LO分频器”的列指示分频器4所除的数。标示为“VCO输出MIN”和“VCO输出MAX”的两个列陈述产生所要LOMIN和LOMAX所需的对应VCO输出频率(给定LO分频器列中的所规定除数)。应注意,为产生所要频率的所需本机振荡器输出信号,VCO输出频率必须能够从2950兆赫变化到5380兆赫。此为相对宽的VCO调谐范围。可能难以实现具有宽调谐范围的VCO,或出于其它原因可能不希望必须提供此宽的VCO调谐范围。如果可将分频器4设定为三分,则有可能减小VCO调谐范围。尽管已知进行三分频的分频器,但这些分频器一般不可用,因为所要的本机振荡器输出信号常常实际上并非仅一个信号(LO),而是一对信号,其中所述信号中的一者的相位相对于所述信号中的另一者为九十度异相。将这些LO信号称作正交信号,或称本机振荡器信号“处于正交”。常常使用字母I和Q来表示这些正交信号。举例来说,其它接收器电路可能需要正交信号以执行相移键控调制和/或执行图像消除。图3(现有技术)是现有技术三分频器10的一实例,其由H.奥奎(H.Oguey)和C.维托兹(C.Vittoz)于1973年陈述于标题为“低功率消耗与高频率(LowPowerConsumptionAndHighFrequency)”(电子期刊(ElectronicsLetters),第17期,第9卷,1973年8月23日)的文章中。图4(现有技术)是说明电路的操作的波形图。当将频率为3F的输入时钟信号CLK供应到输入引线11上时,电路分别在节点12、13和14上产生频率为F的三个信号A、B和C。所述信号A、B和C中没有两个信号是相对于彼此为九十度异相的,因此如果将产生正交本机振荡器输出信号,则不将此分频器用于图1的本机振荡器1中的分频器4。
技术实现思路
一种本机振荡器包括耦合到压控振荡器(VCO)的输出的可编程分频器。可将所述可编程分频器设定为三分。不管可编程分频器所除的数如何,可编程分频器输出百分之五十工作循环的正交信号(I,Q),所述正交信号(I,Q)的相位彼此相差九十度。为三分,分频器包括三分频器。所述三分频器包括三分电路、延迟电路和反馈电路。三分电路对从VCO接收的输入信号进行分频,并从其产生三个信号C、A′和B,所述三个信号C、A′和B的相位彼此相差一百二十度。延迟电路将第二信号A′延迟以产生所述第二信号的延迟版本A。反馈电路控制延迟电路,使得延迟版本A相对于第一信号C为九十度异相。延迟版本A可用作正交信号I,且第一信号C可用作正交信号Q。反馈环自动校正电路操作中归因于半导体制造处理中的温度改变、供应电压改变和/或变化而引起的改变和/或变化。可将可编程分频器实现于蜂窝式电话内的RF收发器集成电路中。数字基带集成电路中执行指令的处理器可通过跨越总线将适当的控制信息从数字基带集成电路传送到RF收发器集成电路来设定可编程分频器所除的除数。在一个特定实例中,反馈电路包括数字逻辑部分和平均与比较电路部分。所述数字逻辑部分接收信号A和C,并产生指示信号A的第一沿与信号C的一沿之间的时间量T1的数字信号。数字逻辑部分还产生指示信号C的所述沿与信号A的第二沿之间的时间量T2的数字信号。指示时间量T1的数字信号被转换为指示时间量T1的电压电平信号。指示时间量T2的数字信号被转换为指示时间量T2的电压电平信号。所述两个电压电平信号被供应到运算放大器的输入以使得运算放大器产生控制信号。所述控制信号被转换为供应到延迟电路的偏置电压控制信号。经由此反馈环,反馈电路操作以控制延迟电路的延迟以使得信号C与信号A之间的相位差为九十度。上述内容为概要且因此必然含有细节的简化、概括和省略;因此,所属领域的技术人员将了解,所述概要仅是说明性的,且并不意味以任何方式为限制性的。如仅由权利要求书界定的本文中所描述的装置和/或过程的其它方面、专利技术性特征和优势将在本文中所陈述的非限制性详细描述中变得显而易见。附图说明图1(现有技术)是可用于蜂窝式电话中的本机振荡器的一个实例的图。图2(现有技术)是说明图1的本机振荡器的VCO如何具有不合意宽的VCO调谐范围的图表。图3(现有技术)是现有技术三分频器电路的图。图4(现有技术)是说明图3的现有技术三分频器电路的操作的波形图。图5是根据一个新颖方面的移动通信装置100的高级方框图。图6是图5的RF收发器集成电路103的更详细方框图。图7是图6的本机振荡器111的更详细图。图8是图7的本机振荡器111的可编程分频器202的更详细图。图9是说明图7的本机振荡器111的VCO如何具有比图1的现有技术电路的VCO窄的VCO调谐范围的图表。图10是图8的新颖三分频器300的电路图。图11是说明图10的新颖三分频器300的操作的波形图。图11A是说明信号A&Cb和A&C是如何被转换为对应电压电平信号A&Cb(AVE)和A&C(AVE)的波形图。图12是图10的三分频器300的反馈电路402和延迟电路401的另一实施例的电路图。图13是根据一个新颖方面的方法500的流程图。具体实施方式图5是根据一个新颖方面的一种特定类型的移动通信装置100的极简化高级方框图。在此特定实例中,移动通信装置100是3G蜂窝式电话,其能够根据码分多址(CDMA)蜂窝式电话通信协议或GSM(全球移动通信系统)蜂窝式电话通信协议而操作。所述蜂窝式电话包括(除未说明的若干其它部件外)天线102本文档来自技高网
...
三分正交分频器

【技术保护点】
一种本机振荡电路,包括:计时电路,用于提供同相信号以及正交相位信号;延迟电路,用于延迟所述同相信号由此产生经延迟同相信号;反馈电路,用于接收所述经延迟同相信号和所述正交相位信号并向所述延迟电路提供偏置调节信号以控制所述延迟电路的延迟时间,其中,所述反馈电路包括数字逻辑部分和平均与比较电路部分。

【技术特征摘要】
2008.08.18 US 12/193,6931.一种本机振荡电路,包括:计时电路,用于提供同相信号以及正交相位信号;延迟电路,用于延迟所述同相信号由此产生经延迟同相信号;反馈电路,用于接收所述经延迟同相信号和所述正交相位信号并向所述延迟电路提供偏置调节信号以控制所述延迟电路的延迟时间,其中,所述反馈电路包括数字逻辑部分和平均与比较电路部分。2.根据权利要求1所述的本机振荡电路,其中,所述计时电路包括分频电路。3.根据权利要求2所述的本机振荡电路,其中,所述计时电路是三分频分频器电路。4.根据权利要求1所述的本机振荡电路,其中,所述反馈电路用于控制所述延迟电路的延迟时间以使得所述经延迟同相信号与所述正交相位信号相位差为90度。5.根据权利要求1所述的本机振荡电路,其中,所述反馈电路的所述数字逻辑部分:产生第一数字信号,所述第一数字信号指示了所述经延迟同相信号的第一脉冲上升沿与所述正交相位信号的后续上升沿之间的第一时间量,产生第二数字信号,所述第二数字信号指示了所述正交相位信号的所述后续上升沿与所述经延迟同相信号的第二脉冲下降沿之间的第二时间量。6.根据权利要求5所述的本机振荡电路,其中,所述平均与比较电路部分包括放大器配置和偏置电路,所述偏置电路用于将所述第一数字信号和所述第二数字信号转换为所述偏置调节信号,其中,所述偏置调节信号包括偏置电压。7.根据权利要求1所述的本机振荡电路,其中,所述计时电路接收时钟信号并将所述时钟信号转换成所述同相信号及所述正交相位信号。8.一种用于提供信号的方法,包括:提供同相信号以及正交相位信号;经由延迟电路延迟所述同相信号,由此产生经延迟同相信号;接收所述经延迟同相信号和所述正交相位信号并向所述延迟电路提供偏置调节信号以基于所接收...

【专利技术属性】
技术研发人员:乔东江弗雷德里克·博苏
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:美国,US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1