当前位置: 首页 > 专利查询>渡边浩志专利>正文

半导体装置以及半导体晶片的认证方法制造方法及图纸

技术编号:15982587 阅读:40 留言:0更新日期:2017-08-12 05:37
本发明专利技术公开一种包括一半导体晶片的半导体装置,该半导体晶片包括一模组区域和一测试电路。该模组区域包括多个模组区块,各模组区块包括一记忆胞阵列及一周边记忆体区域,该记忆胞阵列具有冗余位元线,而该周边记忆体区域至少储存冗余位址。该测试电路读取该半导体晶片固有的冗余位址,该冗余位址的分布以乱数方式所产生的相关于该模组区域的部份或全部模组区块的位址。其中,该测试电路根据由一实体晶片认证(PCI)测量装置所接收的一指定码,而将一乱数输出至该半导体晶片,该乱数依据该半导体晶片固有的实体特性所产生。

【技术实现步骤摘要】
半导体装置以及半导体晶片的认证方法
本专利技术关于一种半导体装置,特别是一种使用一实体晶片认证测量装置的半导体装置。
技术介绍
对于个人资料、企业或政府机密资讯的资讯管理系统、用以管理无多个产业设施的生产设备的控制系统,以及军事设施内部的通讯网络系统等等,需要具有最高的安全性,因此,这些设备可能会由外部切断网络。然而,设施内部使用的装置或该装置的控制程序(PLC)的更新等,需要一连串的维护作业,因此不可能完全切断与外部的接触。利用高度的加密技术的防护技术的强化固然有必要,但最困难的是以保持最新的防护技术来管理设施内所有设备。因其无法达成,故何时被开启后门、何时泄漏资讯都没发现的情况很多。实际上有报告如此设施内部的资讯外泄或设施内部的病毒感染的例子。在封闭的网络中,为了安全性而不使其与外部接触反而常发生系统更新延误、安全性脆弱的例子。并且,在特殊的装置中,也有很多变得无法更新系统的例子。进而,为了完全对应设施内所有设备、机器,人工作业变得浩大,也成为对策费用高升的原因。装置间网络的基本单位为IC晶片(半导体晶片)。在此,如同人类使用指纹或视网膜等生物资讯进行个人认证,半导体晶片也有许多新的技术方提案用来辨识各个半导体晶片,其利用各晶片固有的实体特性来防止伪造,也即所谓的〝实体晶片认证〞(简称为PCID)。在传统的安全技术方案中,若防拷功能被破解,则可以轻易地复制例如ID或加密金钥等等广泛使用的资料。然而,PCID可使其非常难复制任何数位资料。一般而言,PCID相对于网络攻击,非常有效地给予网络防护者充分的优势。作为活用PCID测量装置的方法,有许多提案利用于半导体晶片的认证。然而,这些几乎着眼于监测半导体晶片的实体特性作为乱数,本来应需考虑到于网络上的使用方法。例如,若中间夹有仅取代认证的伪造晶片,即使使用半导体晶片固有的实体乱数,防复制功能也会被破坏。以半导体晶片的实体特性产生用于PCID的乱数的方法,大约分为两种。一种是利用电路的偏差的电路PCID,另一种是应用电路以外的微细结构的偏差(制造PCID)(参照日本特开2015-201884号公报)。电路PCID进一步分为利用电路的走线延迟(延迟PCID)(参照国际公开WO2011118548A1号)及利用电路的亚稳态(亚稳态PCID)(参照日本特开2013-131868号公报)。延迟PCID利用IC内以相同设计规格积体化的多个电路的作动时间的无法控制的偏差。所利用的电路的代表例子,有仲裁电路、短时脉冲波形干扰(glitch)电路、环形振荡电路等。亚稳态PCID所使用的电路主要为静态随机存取记忆体(下称SRAM)及闩锁电路(蝶形PUF电路)。电路PCID的共通点是输出不稳定,容易被温度等外部环境影响且不易抵抗错误攻击。进而,延迟PCID还有个体差异小的问题。无论如何,有必要增加放大电路或温度感测电路等,对设计的负荷增加。因此,对PCID资料长度的限制加大,PCID资料本身的长度变短。如此,即使输出为随机性,被赋予认证的晶片的数量会被限制。此意味着无法用于网络连接所有物品的物联网(Internet-of-Things,下称IoT)。制造PCID利用有意地积体化的层间贯孔的制造偏差所引起的随机断线。然而,有必要将以往的半导体制品未包括的特殊构造积体化,对制造步骤的负荷增加,可说是对于普及于IoT整体的难度很高。相似的有日本特开2015-139010号公报,在预先增设于晶片的电熔丝等的记忆体区域中写入半导体晶片固有的实体乱数资料。此也须于晶片上增设多余的记忆体区域,故有晶片成本上升的问题。有关其他PUF
技术实现思路
,请参照非专利文献1(http://www.nikkei.com/article/DGXMZO96095160U6A110C1000000/)及非专利文献2(FatemehTehranipoor,“DRAMbasedIntrinsicPhysicalUnclonableFunctionsforSystemLevelSecurity”,inIEEE2015)。
技术实现思路
本专利技术的目的为提供一种认证方法,于半导体晶片间的PCID通讯功能中,对于伪造或对网络介入具有较低的风险。本专利技术的目的为解决以往PCID技术中,个体差异小、不稳定、不易抵抗温度变化等难处,增加PCID用单元或电路而产生增加费用等所有问题。本专利技术的一实施例公开一种包括一半导体晶片的半导体装置,该半导体晶片包括一模组区域和一测试电路。该模组区域包括多个模组区块,各模组区块包括一记忆胞阵列及一周边记忆体区域,该记忆胞阵列具有冗余位元线,而该周边记忆体区域至少储存冗余位址。该测试电路读取该半导体晶片固有的冗余位址,该冗余位址的分布以乱数方式所产生的相关于该模组区域的部份或全部模组区块的位址。其中,该测试电路根据由一实体晶片认证(PCI)测量装置所接收的一指定码,而将一乱数输出至该半导体晶片,该乱数依据该半导体晶片固有的实体特性所产生。该半导体晶片另包括一数位码产生电路,该数位码产生电路根据一特定方式使用该乱数产生一输出认证码。该测试电路将该乱数与一输入认证码相组合,使得该数位码产生电路产生该输出认证码。其中,该输入认证码由该实体晶片认证(PCI)测量装置接收。该数位码产生电路该半导体晶片内建的电路,并且为可程序修改(programmodifiable)。该数位码产生电路根据该乱数产生一输出认证码,且该输出认证码传送至该实体晶片认证(PCI)测量装置。该模组区域为一半导体记忆体区域。用以产生该乱数的该模组区域为一半导体记忆体区域。该半导体晶片封装于一封装体,而该输出认证码作为该封装体的该输出认证码。本专利技术的另一实施例公开一种使用一实体晶片认证(PCI)测量装置对一半导体晶片认证的方法,包括:由该实体晶片认证(PCI)测量装置传送一指定码至该半导体晶片;由该半导体晶片输出一输出认证码;由该实体晶片认证(PCI)测量装置接收该输出认证码;以及由该实体晶片认证(PCI)测量装置识别该半导体晶片。本专利技术的再一实施例公开一种使用一实体晶片认证(PCI)测量装置对一半导体晶片认证的方法,包括:由该实体晶片认证(PCI)测量装置传送一指定码及一输入认证码至该半导体晶片;由该半导体晶片输出一输出认证码;由该实体晶片认证(PCI)测量装置接收该输出认证码;以及由该实体晶片认证(PCI)测量装置识别该半导体晶片。本专利技术的有益效果是:合并于该半导体晶片或封装体内且用以由该半导体固有的实体特性读取乱数的电路,需要以专门用来读取晶片资料的特殊指令读取,否则无法动作。如此便能够提升安全性。并且,通过指定读取晶片固有的实体特性的区域或模式,可不特定输出的乱数。并且,内嵌电路可设计为仅作为读取之用,相较于记忆体区域,电路面积几乎可以忽略。附图说明图1:关于本专利技术的PCID测量装置及被认证晶片,由输入认证码生成输出认证码的一例示图;图2:关于本专利技术的PCID测量装置及被认证晶片,由输入认证码生成输出认证码的一例示图;图3:关于本专利技术的PCID测量装置及被认证晶片,由输入认证码生成输出认证码的一例示图;图4:关于本专利技术的PCID测量装置及被认证晶片,由输入认证码生成输出认证码的一例示图;图5:关于本专利技术的PCID测量装置及被认本文档来自技高网
...
半导体装置以及半导体晶片的认证方法

【技术保护点】
一种半导体装置,其特征在于:包括:一半导体晶片,包括:一模组区域,该模组区域包括多个模组区块,各模组区块包括一记忆胞阵列及一周边记忆体区域,该记忆胞阵列具有冗余位元线,而该周边记忆体区域至少储存冗余位址;及一测试电路,读取该半导体晶片固有的冗余位址,其中,该冗余位址的分布以乱数方式所产生的相关于该模组区域的部份或全部模组区块的位址,其中,该测试电路根据由一实体晶片认证测量装置所接收的一指定码,而将一乱数输出至该半导体晶片,该乱数依据该半导体晶片固有的实体特性所产。

【技术特征摘要】
2016.02.03 JP 2016-0191531.一种半导体装置,其特征在于:包括:一半导体晶片,包括:一模组区域,该模组区域包括多个模组区块,各模组区块包括一记忆胞阵列及一周边记忆体区域,该记忆胞阵列具有冗余位元线,而该周边记忆体区域至少储存冗余位址;及一测试电路,读取该半导体晶片固有的冗余位址,其中,该冗余位址的分布以乱数方式所产生的相关于该模组区域的部份或全部模组区块的位址,其中,该测试电路根据由一实体晶片认证测量装置所接收的一指定码,而将一乱数输出至该半导体晶片,该乱数依据该半导体晶片固有的实体特性所产。2.如权利要求1所述的半导体装置,其特征在于:该半导体晶片另外包括一数位码产生电路,该数位码产生电路根据一特定方式使用该乱数产生一输出认证码。3.如权利要求2所述的半导体装置,其特征在于:该测试电路将该乱数与一输入认证码相组合,使得该数位码产生电路产生该输出认证码,其中,该输入认证码由该实体晶片认证测量装置接收。4.如权利要求2所述的半导体装置,其特征在于:该数位码产生电路该半导体晶片内建的电路,并且为可程序修改。5.如权利要求1所述的半导体装置,其特征在于:该数位码产生电路根据该乱数产生一输出认证码,且该输出认...

【专利技术属性】
技术研发人员:永井享浩渡边浩志白田理一郎
申请(专利权)人:渡边浩志
类型:发明
国别省市:日本,JP

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1