抗干扰延时可控的低电压检测装置制造方法及图纸

技术编号:15829389 阅读:76 留言:0更新日期:2017-07-15 22:58
本实用新型专利技术提供了一种抗干扰延时可控的低电压检测装置,基准电压电路、电阻分压电路、逻辑组合电路、整形电路、恢复电压设定电路、电容充放电电路和延时控制电路;逻辑组合电路比较器中负端的电压来自基准电压电路,正端的电压来自电阻电压电路的分压。比较器的输出连接至反相器的输入,而反相器的输出用来控制电容的充放电。电容两端产生的电压经过整形电路整形输出控制信号,与此同时整形电路中的施密特整形电路输出信号控制MOS管M1与M2的开启来设定恢复电压。延时控制电路通过使能端与路径选择器来打开或关闭延时功能。本实用新型专利技术具有抗干扰能力强,高精度准确度和易于调整的优点。

Low voltage detecting device with anti-interference time-delay controllable

The utility model provides an anti-jamming low voltage detection device of controllable delay, voltage reference circuit, resistor divider circuit, logic circuit, shaping circuit, recovery voltage setting circuit, capacitor charging and discharging circuit and a delay control circuit; the negative terminal voltage logic combination circuit from the comparator reference voltage circuit, voltage positive terminal from the voltage divider circuit resistance. The output of the comparator is connected to the input of the inverter, and the output of the inverter is used to control the charging and discharging of the capacitor. The voltage generated at both ends of the capacitor passes through the shaping circuit to form a control signal, and at the same time, the Schmidt shaping circuit in the shaping circuit outputs the signal to control the opening of the MOS tube M1 and the M2 to set the recovery voltage. The delay control circuit opens or closes the delay function by enabling the terminal and the path selector. The utility model has the advantages of strong anti-interference ability, high accuracy, accuracy and easy adjustment.

【技术实现步骤摘要】
抗干扰延时可控的低电压检测装置
本技术属于集成电路领域,具体涉及一种抗干扰延时可控的低电压检测装置。
技术介绍
众所周知,电压检测电路检测供给电压,当该电压变化到某一设定值时,电压检测电路输出控制信号。当我们设定这一标准电压值时,希望电路能准确检测出并输出相应的控制信号。在现有技术的电压检测电路很容易做到这一点,但是也存在着抗干扰能力不强,精确度不高,不利于改动,输出信号不稳定等缺点。请参见图1所示,这是现有技术一种电压检测电路的电原理图。该电压检测电路由电阻分压电路、逻辑组合电路、恢复电压设定电路和控制信号输出电路组成。VIN经过电阻R1和电阻R2、R3分压得到电压V1,与比较器正极相接,比较器的负极与基准电压VREF相接,反相器的输入接比较器的输出,反相器的输出接输出电路中M2的栅极,M2的源极和衬低接地,漏极为输出信号。与此同时,M2与M1的栅极相连,M1的源极和衬低接地,漏极接在R2与R3之间。上述检测电路的工作原理是:当设定VIN使得V1低于VREF时(此时的VIN为开启电压),VOUT为高阻态,当设定VIN使得V1高于VREF时,VOUT为低电平。可是一旦VOUT为低电平本文档来自技高网...
抗干扰延时可控的低电压检测装置

【技术保护点】
一种抗干扰延时可控的低电压检测装置,其特征在于:包括基准电压电路、电阻分压电路、逻辑组合电路、整形电路、恢复电压设定电路和电容充放电电路;电阻分压电路、恢复电压设定电路、逻辑组合电路、电容充放电电路和整形电路依次电联接;基准电压电路与逻辑组合电路电连接;基准电压电路用于产生基准电压;电阻分压电路用于产生输入比较器正极的电压;逻辑组合电路用于控制电容充放电电路的电容;整形电路用于对电容充放电电路中电容两端的电压进行整形,并且其输出用来控制恢复电压设定电路的启动;恢复电压设定电路用于设定恢复电压的大小;电容充放电电路用于控制电容的充电和放电;还包括延时控制电路;所述延时控制电路用于提供一个使能端来...

【技术特征摘要】
2016.08.12 CN 20162087100941.一种抗干扰延时可控的低电压检测装置,其特征在于:包括基准电压电路、电阻分压电路、逻辑组合电路、整形电路、恢复电压设定电路和电容充放电电路;电阻分压电路、恢复电压设定电路、逻辑组合电路、电容充放电电路和整形电路依次电联接;基准电压电路与逻辑组合电路电连接;基准电压电路用于产生基准电压;电阻分压电路用于产生输入比较器正极的电压;逻辑组合电路用于控制电容充放电电路的电容;整形电路用于对电容充放电电路中电容两端的电压进行整形,并且其输出用来控制恢复电压设定电路的启动;恢复电压设定电路用于设定恢复电压的大小;电容充放电电路用于控制电容的充电和放电;还包括延时控制电路;所述延时控制电路用于提供一个使能端来选择是否打开延时控制功能;当打开延时控制的时候,所述延时控制电路为输出结果提供设定的延时。2.根据权利要求1所述的抗干扰延时可控的低电压检测装置,其特征在于:所述延时控制电路包括使能端EN、第一传输门、第二传输门和第三反相器,所述延时控制电路通过EN端电平的高低来选择是否启动延时功能。3.根据权利要求2所述的抗干扰延时可控的低电压检测装置,其特征在于:第一传输门和第二传输门均由增强型NMOS管和PMOS管组成;第一传输门的NMOS管的栅端与第二传输门的PMOS管的栅端相连,并且与使能端EN连在一起;第三反相器的输入是EN端,输出连接至第一传输门的PMOS管栅端和第二传输门的NMOS管栅端;第一传输门的输入是第一反相器的输出,第二传输门的输入和电阻R5的一端及MOS管M4的漏端连接在一起;第一传输门与第二传输门的输出连接在一起并连至整形电路。4.根据权利要求3所述的抗干扰延时可控的低电压检测装置,其特征在于:电阻分压...

【专利技术属性】
技术研发人员:姚方舟韩志刚吴杰
申请(专利权)人:上海太矽电子科技有限公司
类型:新型
国别省市:上海,31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1