当前位置: 首页 > 专利查询>榆林学院专利>正文

复数除加运算装置制造方法及图纸

技术编号:15807834 阅读:84 留言:0更新日期:2017-07-13 05:33
一种复数除加运算装置,具有:对装置进行控制的FPGA电路;PCI Express电路;该电路的输出端接FPGA电路的输入端;RS422驱动电路,该电路的输入端接FPGA电路的输出端;本装置具有设计合理、结构简单、外围元器件少、成本低、具有多种对外接口、便于与外围设备联网等优点,可推广应用到复数运算领域。

Complex addition addition arithmetic unit

A plural addition operation device has a FPGA circuit to control the device; PCI Express circuit; the output of the circuit connected with the input end of the FPGA circuit; RS422 drive circuit, the circuit input end is connected with an output end of the FPGA circuit; the device has the advantages of reasonable design, simple structure, less peripheral elements, with low cost, convenient, a variety of external interface and peripheral equipment networking and other advantages, can be applied to the field of complex operation.

【技术实现步骤摘要】
复数除加运算装置
本技术属于用于通过计算求函数值的设备或装置
,具体涉及到一种复数除加运算装置。
技术介绍
复数是高数的重要组成部分,在高等数学中,将复数与平面向量联系起来,使复数在许多领域中得到广泛的应用,像数字信号处理,FFT算法,电学,磁学等。研究复数,就是要研究复数的算法。复数的算法中,有复数的除加算法。这种复合的复数的算法较为复杂,它涉及到复数的除法,以及复数的加法运算。研究复数的除加运算很有意义。目前,对于复数的除加运算主要有以下二种:一是用笔来一步一步演算复数的除加运算;二是依靠嵌入式的软件实现复数的除加运算,这种复数的除加运算技术手段存在以下不足:需要浪费大量的时间和精力,需要反复演算,结果容易出错、计算速度不高、成本较高、电路复杂、不具有远程通信接口、物联能力有限。
技术实现思路
本技术所要解决的技术问题在于克服上述复数计算设备的不足,提供一种设计合理、结构简单、外围元器件少、成本低、具有多种对外接口、便于与外围设备联网的复数除加运算装置。解决上述技术问题采用的技术方案是:具有:对装置进行控制的FPGA电路;PCIExpress电路;该电路的输出端接FPGA电路的输入端;RS422驱动电路,该电路的输入端接FPGA电路的输出端。本技术的FPGA电路为:集成电路U1的83脚、81脚~79脚、76脚、71脚、69脚~67脚、61脚、60脚、57脚、56脚、54脚、52脚、48脚~45脚、42脚~40脚、37脚~35脚、32脚、31脚接PCIExpress电路,集成电路U1的15脚、62脚、73脚、4脚依次接连接器J1的1脚~4脚,集成电路U4的87脚接晶振Y1的4脚,集成电路U4的92脚、93脚接RS422驱动电路,集成电路U1的82脚、66脚、51脚、34脚、18脚、3脚、39脚、91脚接3V电源,集成电路U1的86脚、38脚、11脚、26脚、33脚、43脚、53脚、59脚、65脚、74脚、78脚、95脚接地,连接器J1的5脚接地,晶振Y1的1脚接3V电源、3脚接地;集成电路U1的型号为EPM3064ATI100-4,晶振Y1的型号为JHY50M。本技术的RS422驱动电路为:集成电路U2的1脚接5V电源、4脚接地、3脚和2脚就集成电路U1的92脚和93脚、5脚和6脚接连接器J2的1脚和2脚、8脚接电阻R1的一端和连接器J2的3脚、7脚接电阻R1的另一端和连接器J2的4脚;集成电路U2的型号为MAX488。本技术的PCIExpress电路为集成电路U3的11脚通过电阻R2接地、2脚通过电阻R3接地、3脚接电容C1的一端和连接器P1的26脚、6脚和7脚接连接器P1的24脚和23脚、12脚接电容C2的一端、13脚接电容C3的一端、16脚和15脚接连接器P1的14脚和15脚、21脚和20脚接集成电路U4的5脚和6脚、61脚和23脚以及22脚接集成电路U5的6脚和1脚以及2脚、5脚,集成电路U3的45脚、44脚、24脚、63脚、1脚、33脚、32脚、56脚~58脚、64脚、34脚~41脚、55脚~48脚依次接集成电路U1的83脚、81脚~79脚、76脚、71脚、69脚~67脚、61脚、60脚、57脚、56脚、54脚、52脚、48脚~45脚、42脚~40脚、37脚~35脚、32脚、31脚,集成电路U3的18脚、31脚、47脚、59脚接3V电源,集成电路U1的5脚、29脚、42脚、8脚、14脚接1.8V电源,集成电路U1的4脚、9脚、10脚、17脚、19脚、30脚、43脚、46脚、60脚接地,集成电路U4的8脚接3V电源且1脚~4脚、7脚接地,集成电路U5的8脚和7脚以及3脚接3V电源、4脚接地,连接器P1的36脚和17脚短接、21脚接电容C2的另一端、20脚接电容C3的另一端,连接器P1的1脚、2脚、34脚、35脚接12V电源的正极,连接器P1的10脚、8脚、27脚、28脚接3V电源、地端接地,电容C1的另一端接地;集成电路U3是型号为CH367L、集成电路U4的型号为AT24C02、集成电路U5的型号为AT25F512。由于本技术采用了FPGA电路、RS422驱动电路、PCIExpress电路,FPGA电路接收到外部传来的复数操作数数据,PCIExpress电路局部总线的控制及转换逻辑启动,产生复数操作数,并将其送入复数除加运算逻辑的输入端,FPGA电路启动串口通信的控制逻辑,将复数运算的结果数据发送出去,本装置具有设计合理、结构简单、外围元器件少、成本低、具有多种对外接口、便于与外围设备联网等优点,可推广应用到复数运算领域。附图说明图1是本技术的电气原理方框图。图2是图1中FPGA电路和RS422驱动电路的电子线路原理图。图3是图1中PCIExpress电路的电子线路原理图。具体实施方式下面结合附图和实施例对本技术做进一步详细说明,但本技术不限于这些实施例。实施例1在图1中,本技术复数除加运算装置由FPGA电路、RS422驱动电路、PCIExpress电路连接构成,PCIExpress电路的输出端接FPGA电路的输入端、FPGA电路的输出端接RS422驱动电路的输入端。在图2中,本实施例的FPGA电路由集成电路U1、晶振Y1、连接器J1连接构成,集成电路U1的型号为EPM3064ATI100-4,晶振Y1的型号为JHY50M。集成电路U1的83脚、81脚~79脚、76脚、71脚、69脚~67脚、61脚、60脚、57脚、56脚、54脚、52脚、48脚~45脚、42脚~40脚、37脚~35脚、32脚、31脚接PCIExpress电路,集成电路U1的15脚、62脚、73脚、4脚依次接连接器J1的1脚~4脚,集成电路U4的87脚接晶振Y1的4脚,集成电路U4的92脚、93脚接RS422驱动电路,集成电路U1的82脚、66脚、51脚、34脚、18脚、3脚、39脚、91脚接3V电源,集成电路U1的86脚、38脚、11脚、26脚、33脚、43脚、53脚、59脚、65脚、74脚、78脚、95脚接地,连接器J1的5脚接地,晶振Y1的1脚接3V电源、3脚接地。在图2中,本实施例的RS422驱动电路由集成电路U2、电阻R1、连接器J2连接构成,集成电路U2的型号为MAX488。集成电路U2的1脚接5V电源、4脚接地、3脚和2脚就集成电路U1的92脚和93脚、5脚和6脚接连接器J2的1脚和2脚、8脚接电阻R1的一端和连接器J2的3脚、7脚接电阻R1的另一端和连接器J2的4脚。在图3中,本实施例的PCIExpress电路由集成电路U3、集成电路U4、电阻R2、电阻R3、电容C1~电容C3、连接器P1连接构成,集成电路U3是型号为CH367L、集成电路U4的型号为AT24C02、集成电路U5的型号为AT25F512。集成电路U3的11脚通过电阻R2接地、2脚通过电阻R3接地、3脚接电容C1的一端和连接器P1的26脚、6脚和7脚接连接器P1的24脚和23脚、12脚接电容C2的一端、13脚接电容C3的一端、16脚和15脚接连接器P1的14脚和15脚、21脚和20脚接集成电路U4的5脚和6脚、61脚和23脚以及22脚接集成电路U5的6脚和1脚以及2脚、5脚,集成电路U3本文档来自技高网...
复数除加运算装置

【技术保护点】
一种复数除加运算装置,其特征在于:具有:对装置进行控制的FPGA电路;PCI Express电路;该电路的输出端接FPGA电路的输入端;RS422驱动电路,该电路的输入端接FPGA电路的输出端。

【技术特征摘要】
1.一种复数除加运算装置,其特征在于:具有:对装置进行控制的FPGA电路;PCIExpress电路;该电路的输出端接FPGA电路的输入端;RS422驱动电路,该电路的输入端接FPGA电路的输出端。2.根据权利要求1所述的复数除加运算装置,其特征在于所述的FPGA电路为:集成电路U1的83脚、81脚~79脚、76脚、71脚、69脚~67脚、61脚、60脚、57脚、56脚、54脚、52脚、48脚~45脚、42脚~40脚、37脚~35脚、32脚、31脚接PCIExpress电路,集成电路U1的15脚、62脚、73脚、4脚依次接连接器J1的1脚~4脚,集成电路U4的87脚接晶振Y1的4脚,集成电路U4的92脚、93脚接RS422驱动电路,集成电路U1的82脚、66脚、51脚、34脚、18脚、3脚、39脚、91脚接3V电源,集成电路U1的86脚、38脚、11脚、26脚、33脚、43脚、53脚、59脚、65脚、74脚、78脚、95脚接地,连接器J1的5脚接地,晶振Y1的1脚接3V电源、3脚接地;集成电路U1的型号为EPM3064ATI100-4,晶振Y1的型号为JHY50M。3.根据权利要求1所述的复数除加运算装置,其特征在于所述的RS422驱动电路为:集成电路U2的1脚接5V电源、4脚接地、3脚和2脚就集成电路U1的92脚和93脚、5脚和6脚接连接器J2的1脚和2脚、8脚接电阻R1的一端和连接器J2的3脚、7脚接电阻R1的另一端和连接器J2的4脚;集成电路U2的型号为MAX488。4.根据权利要求1所述的复数除加运算装置,其特...

【专利技术属性】
技术研发人员:王雯
申请(专利权)人:榆林学院
类型:新型
国别省市:陕西,61

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1