一种同时实现计算加速和PCIESSD存储的FPGA方法技术

技术编号:15009177 阅读:49 留言:0更新日期:2017-04-04 14:53
本发明专利技术公开了一种同时实现计算加速和PCIE SSD存储的FPGA方法,使用了一片FPGA,FPGA内集成了SSD控制器和算法加速器,FPGA内还包含了SSD控制器,所述FPGA内还包含了直接内存读取模块DMA,直接内存读取模块DMA分别连接SSD控制器、DDR控制器和算法加速器。本发明专利技术在一个PCIE设备上实现了算法加速和SSD存储两个功能,减少了布局难度,降低了服务器节点的整体功耗,降低了企业的成本。

【技术实现步骤摘要】

本专利技术涉及一种FPGA方法,具体是一种同时实现计算加速和PCIESSD存储的FPGA方法
技术介绍
随着信息化的快速发展,高密度计算需求越来越多,对单服务器节点的计算能力和存储IO(输入/输出)能力要求越来越高。目前,企业市场广泛采用PCIESSD提高存储的IO能力;而对于计算能力,一般采用GPU(GraphicsProcessingUnit)加速卡或者FPGA加速卡。企业级GPU加速卡虽然计算能力强,但价格贵,功耗高,增加了企业成本。而FPGA加速卡相对GPU加速卡价格较低,功耗低,但同时使用PCIESSD和FPGA加速卡,不但要占用多个服务器槽位,而且增加更多的功耗,增加了企业的成本。
技术实现思路
本专利技术的目的在于提供一种同时实现计算加速和PCIESSD存储的FPGA方法,以解决上述
技术介绍
中提出的问题。为实现上述目的,本专利技术提供如下技术方案:一种同时实现计算加速和PCIESSD存储的FPGA方法,使用了一片FPGA,FPGA内集成了SSD控制器和算法加速器,FPGA内还包含了SSD控制器,所述SSD控制器由FPGA内逻辑实现,管理和控制SSD的闪存阵列,SSD控制器通过PCIE接口与服务器节点通信。作为本专利技术进一步的方案:所述算法加速器由FPGA逻辑实现,通过PCIE接口与服务器节点通信。作为本专利技术进一步的方案:所述FPGA内还包含了DDR控制器。作为本专利技术再进一步的方案:所述FPGA内还包含了直接内存读取模块DMA,直接内存读取模块DMA分别连接SSD控制器、DDR控制器和算法加速器。与现有技术相比,本专利技术的有益效果是:本专利技术在一个PCIE设备上实现了算法加速和SSD存储两个功能,减少了布局难度,降低了服务器节点的整体功耗,降低了企业的成本。附图说明图1为同时实现计算加速和PCIESSD存储的FPGA方法的结构示意图;图2为同时实现计算加速和PCIESSD存储的FPGA方法的流程图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。请参阅图1,本专利技术实施例中,一种同时实现计算加速和PCIESSD存储的FPGA方法,使用了一片FPGA,FPGA内集成了SSD控制器和算法加速器,FPGA内还包含了SSD控制器,所述SSD控制器由FPGA内逻辑实现,管理和控制SSD的闪存阵列,SSD控制器通过PCIE接口与服务器节点通信;所述算法加速器由FPGA逻辑实现,通过PCIE接口与服务器节点通信;所述FPGA内还包含了DDR控制器;所述FPGA内还包含了直接内存读取模块DMA,直接内存读取模块DMA分别连接SSD控制器、DDR控制器和算法加速器。本专利技术的工作原理是:请参阅图1,服务器节点通过PCIE接口和FPGA通信;FPGA内部直接内存读取模块DMA实现PCIETLP(TransactionLayerPackage)协议层封装和解析,获取命令,分发和汇聚数据,上报中断;SSD控制器接收直接内存读取模块DMA分发的命令和数据,根据命令控制NANDFLASH阵列;算法加速器接收直接内存读取模块DMA分发的命令和数据,根据命令做相应算法的计算;DDR控制器为直接内存读取模块DMA和算法加速器缓存数据。本专利技术的实现步骤如下:1、根据实际计算密度需求和SSD容量选择合适资源的FPGA、NANDFLASH、DDRSDRAM,按照图1所示,设计硬件。2、根据图2所示FPGA工作流程图编写关键模块直接内存读取模块DMA的RTL(RegisterTransferLevel)代码。3、根据图1定义的FPGA内部结构在FPGA顶层例化、连接各个功能模块,编写FPGA的RTL顶层代码。4、根据图2所示的FPGA工作流程图编写仿真平台,完成系统仿真。5、在FPGA编译工具中添加时序约束,编译RTL代码,得到烧录文件。6、根据图2所示流程图编写相应的软件驱动。对于本领域技术人员而言,显然本专利技术不限于上述示范性实施例的细节,而且在不背离本专利技术的精神或基本特征的情况下,能够以其他的具体形式实现本专利技术。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本专利技术的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本专利技术内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。本文档来自技高网...

【技术保护点】
一种同时实现计算加速和PCIE SSD存储的FPGA方法,其特征在于,使用了一片FPGA,FPGA内集成了SSD控制器和算法加速器,FPGA内还包含了SSD控制器,所述SSD控制器由FPGA内逻辑实现,管理和控制SSD的闪存阵列,SSD控制器通过PCIE接口与服务器节点通信。

【技术特征摘要】
1.一种同时实现计算加速和PCIESSD存储的FPGA方法,其特征在于,使用了一片FPGA,FPGA内集成了SSD控制器和算法加速器,FPGA内还包含了SSD控制器,所述SSD控制器由FPGA内逻辑实现,管理和控制SSD的闪存阵列,SSD控制器通过PCIE接口与服务器节点通信。
2.根据权利要求1所述的同时实现计算加速和PCIESSD存储的FPGA方法,其特征在于,所述算法加速器由FPGA逻...

【专利技术属性】
技术研发人员:肖飞
申请(专利权)人:方一信息科技上海有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1