【技术实现步骤摘要】
本专利技术涉及显示
,尤其是涉及一种移位寄存器单元、栅极扫描电路、驱动方法、显示装置。
技术介绍
GOA(GateDriverOnArray,栅极驱动电路集成到阵列基板上)是实现显示装置窄边化的一种重要手段。一般的,集成到阵列基板上的栅极驱动电路由多级的移位寄存器单元组成,每一级移位寄存器单元依次移位输出一个扫描脉冲到各行像素单元中的薄膜晶体管的栅极上,使得对应的薄膜晶体管导通,从而实现对各行像素单元的驱动过程。现有技术中常见的栅极驱动电路中的每一级移位寄存器单元如图1所示主要由薄膜晶体管和电容器件构成,对于图1所示的移位寄存器单元来说(其时序图如图2所示),在其本次输出扫描脉冲之后下一次输出扫描脉冲之间的过程中,由于耦合电容cp的存在,PU节点和OUT节点容易受到CLK高电平信号的影响,导致PU节点和OUT节点上容易产生电荷累积。尤其是在高温工作的情况下,薄膜晶体管TFT的阈值电压会发生温漂,导致PU节点和OUT节点上的电荷累积更为严重,可能导致该移位寄存器单元错误输出。如何提高对这些关键节点的复位能力,避免这些关键节点上电荷累积是这类栅极驱动电路的一个重要课题。
技术实现思路
本专利技术的一个目的在于提供一种新型的移位寄存器单元,用以提高对其中的移位寄存器单元的复位能力,从而避免其中的各级移位寄存器单元在不该输出扫描脉冲的阶段错误输出扫描脉冲对应的电平。为解决上述问题,本专利技术提供了一种移位寄存器单元、栅极扫描电路、显示装置。一方面,提供了一种移位寄存器单元,包括输出模块、输入模块、复位模块、第一下拉控制模块、第二下拉控制模块以及第二节点控制模块 ...
【技术保护点】
一种移位寄存器单元,其特征在于,包括输出模块、输入模块、复位模块、第一下拉控制模块、第二下拉控制模块以及第二节点控制模块:所述输出模块,连接第一节点、第一时钟信号输入端以及移位寄存器单元输出端,用于在第一节点的控制下将第一时钟信号输入端的电位传输给移位寄存器单元输出端;所述输入模块,连接第一节点、移位寄存器单元输入端,用于在移位寄存器单元输入端的控制下将移位寄存器单元输入端的电位传输给第一节点;所述复位模块,连接复位控制信号输入端、第一节点、移位寄存器单元信号输出端以及信号控制端,用于在复位控制信号输入端的控制下将信号控制端的电位传输给第一节点和移位寄存器单元信号输出端;所述第一下拉控制模块,连接第二节点、第一节点、移位寄存器单元信号输出端以及信号控制端,用于在第二节点的控制下将信号控制端的电位传输给第一节点和移位寄存器单元信号输出端;所述第二下拉控制模块,连接第三节点、第一节点和移位寄存器单元信号输出端以及信号控制端,用于在第三节点的控制下将信号控制端的电位传输给第一节点和移位寄存器单元信号输出端;所述第二节点控制模块,连接第一节点、第二节点、第二时钟信号输入端以及信号控制端,用于第 ...
【技术特征摘要】
1.一种移位寄存器单元,其特征在于,包括输出模块、输入模块、复位模块、第一下拉控制模块、第二下拉控制模块以及第二节点控制模块:所述输出模块,连接第一节点、第一时钟信号输入端以及移位寄存器单元输出端,用于在第一节点的控制下将第一时钟信号输入端的电位传输给移位寄存器单元输出端;所述输入模块,连接第一节点、移位寄存器单元输入端,用于在移位寄存器单元输入端的控制下将移位寄存器单元输入端的电位传输给第一节点;所述复位模块,连接复位控制信号输入端、第一节点、移位寄存器单元信号输出端以及信号控制端,用于在复位控制信号输入端的控制下将信号控制端的电位传输给第一节点和移位寄存器单元信号输出端;所述第一下拉控制模块,连接第二节点、第一节点、移位寄存器单元信号输出端以及信号控制端,用于在第二节点的控制下将信号控制端的电位传输给第一节点和移位寄存器单元信号输出端;所述第二下拉控制模块,连接第三节点、第一节点和移位寄存器单元信号输出端以及信号控制端,用于在第三节点的控制下将信号控制端的电位传输给第一节点和移位寄存器单元信号输出端;所述第二节点控制模块,连接第一节点、第二节点、第二时钟信号输入端以及信号控制端,用于第一节点以及第二时钟信号输入端的控制下将信号控制端的电位或第二时钟信号输入端的电位输出给第二节点;所述移位寄存器单元还包括第三节点控制信号输入端,与所述第三节点连接。2.根据权利要求1所述的移位寄存器单元,其特征在于,所述复位模块包括第二晶体管以及第五晶体管;所述第二晶体管的栅极连接复位控制信号输入端,源极和漏极中的一个电极连接第一节点,另一个电极连接信号控制端,用于在复位控制信号输入端的控制下将第一节点与信号控制端导通;所述第五晶体管的栅极连接复位控制信号输入端,源极和漏极中的一个电极连接移位寄存器单元输出端,另一个电极连接信号控制端,用于在复位控制信号输入端的控制下将移位寄存器单元输出端与信号控制端导通。3.如权利要求1所述的移位寄存器单元,其特征在于,所述第一下拉控制模块包括第三晶体管以及第六晶体管;所述第三晶体管的栅极连接第二节点,源极和漏极中的一个电极连接第一节点,另一个电极连接信号控制端,用于在第二节点的控制下将第一节点与信号控制端导通;所述第六晶体管的栅极连接第二节点、源极和漏极中的一个电极连接移位寄存器单元信号输出端,另一个电极连接信号控制端,用于在第二节点的控制下将移位寄存器单元信号输出端与信号控制端导通。4.如权利要求1所述的移位寄存器单元,其特征在于,所述第二下拉控制模块包括第一晶体管和第四晶体管;所述第一晶体管的栅极连接第三节点,源极和漏极中的一个电极连接第一节点,另一个电极连接信号控制端,用于在第三节点的控制下将第一节点与信号控制端导通;所述第四晶体管的栅极连接第三节点,源极和漏极中的一个电极连接移位寄存器单元输出端,另一个电极连接信号控制端导通,用于在第三节点的控制下将移位寄存器单元输出端与信号控制端导通。5.如权利要求1所述的移位寄存器单元,其特征在于,所述第二节点控制模块包括第八晶体管、第九晶体管、第十晶体管以及第十一晶体管;其中,第八晶体管的栅极连接第二时钟信号输入端,源极和漏极...
【专利技术属性】
技术研发人员:张小祥,陈曦,刘明悬,郭会斌,罗丽平,
申请(专利权)人:京东方科技集团股份有限公司,北京京东方显示技术有限公司,
类型:发明
国别省市:北京;11
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。