以太网接口电路和网络设备制造技术

技术编号:13851794 阅读:88 留言:0更新日期:2016-10-18 01:14
本实用新型专利技术提供一种以太网接口电路和网络设备,其中,以太网接口电路包括:以太网物理层PHY芯片、以太网媒体接入控制器MAC芯片、中央处理器CPU,以及设置在所述中央处理器CPU内部的控制器;所述中央处理器CPU的一个输出引脚分别与所述以太网物理层PHY芯片的时钟输入引脚和所述以太网媒体接入控制器MAC芯片的时钟输入引脚连接;所述控制器通过与所述输出引脚的连接,控制所述输出引脚输出的数字信号的频率和占空比。本实用新型专利技术提供的以太网接口电路,可以提高以太网接口的工作稳定性,降低系统成本。

【技术实现步骤摘要】

本技术涉及通信领域,尤其涉及一种以太网接口电路和网络设备
技术介绍
以太网是目前应用最广泛的局域网通讯方式,可以将不同的计算机设备连接在一起。在计算机设备的主板上,以太网的硬件构成包括:以太网水晶头接口、物理层(Physical Layer,简称PHY)芯片和媒体接入控制器(Media Access Control,简称MAC)芯片。其中,PHY芯片用于时钟恢复与同步、帧同步、冲突检测等,MAC芯片用于错误检测、自动冲突检测和重发、地址过滤等,PHY芯片和MAC芯片之间的以太网接口称为媒体独立接口(Medium Independent Interface,简称MII),MII需要时钟输入才能正常工作。图1为现有的以太网接口电路的结构示意图,如图1所示,石英晶体震荡电路13与PHY芯片11的时钟输入引脚XT1和时钟输出引脚XT2连接,石英晶体震荡电路13还与MAC芯片12的时钟输入引脚XT连接,石英晶体震荡电路13为PHY芯片11和MAC芯片12提供时钟源,时钟源信号经过PHY芯片和MAC芯片的处理,为以太网接口14提供时钟,从而使得以太网接口14正常工作。但是,石英晶体震荡电路通常包括石英晶体、电容、电阻等元器件,采用石英晶体震荡电路作为时钟源,当在强电磁干扰的环境下,石英晶体很可能工作不稳定,进而降低了以太网接口的工作稳定性,而且,采用石英晶体震荡电路作为时钟源,也增加了系统成本。
技术实现思路
本技术提供一种以太网接口电路和网络设备,不需要增加额外的元器件,通过中央处理器内部的控制器为以太网接口提供时钟源,提高了以太
网接口的工作稳定性,同时降低了系统成本。本技术提供的以太网接口电路,包括:以太网物理层PHY芯片、以太网媒体接入控制器MAC芯片、中央处理器CPU,以及设置在所述中央处理器CPU内部的控制器;所述中央处理器CPU的一个输出引脚分别与所述以太网物理层PHY芯片的时钟输入引脚和所述以太网媒体接入控制器MAC芯片的时钟输入引脚连接;所述控制器通过与所述输出引脚的连接,控制所述输出引脚输出的数字信号的频率和占空比。可选的,所述数字信号的频率与所述以太网物理层PHY芯片的工作时钟的频率相同。可选的,所述数字信号的占空比为50%。可选的,所述控制器为脉冲宽度调制PWM控制器或者摄像头控制器。可选的,所述以太网物理层PHY芯片和所述以太网媒体接入控制器MAC芯片之间的以太网接口为:媒体独立接口MII、简化媒体独立接口RMII、串行媒体独立接口SMII,或者千兆媒体独立接口GMII。本技术提供的网络设备,包括:设备主板,所述设备主板上设置有以太网网络接口以及如本技术任一实施例提供的以太网接口电路,所述以太网网络接口与所述以太网接口电路中的以太网物理层PHY芯片连接;所述网络设备通过所述以太网网络接口接入以太网。本技术提供了一种以太网接口电路和网络设备,其中,以太网接口电路包括:以太网PHY芯片、以太网MAC芯片、CPU,以及设置在CPU内部的控制器,CPU的一个输出引脚分别与以太网PHY芯片的时钟输入引脚和以太网MAC芯片的时钟输入引脚连接,控制器,用于控制输出引脚输出的数字信号的频率和占空比。本技术提供的以太网接口电路,通过CPU内部的控制器与CPU的输出引脚连接,控制输出引脚输出一定频率和占空比的数字信号,以此数字信号为以太网接口提供时钟源,由于电路中没有增加额外的元器件,因此提升了以太网接口的工作稳定性,同时降低了整个系统的成本。附图说明为了更清楚地说明本技术实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作一简单地介绍,显而易见地,下面描述中的附图是本技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。图1为现有的以太网接口电路的结构示意图;图2为本技术实施例一提供的以太网接口电路的结构示意图;图3为本技术实施例一提供的网络设备的结构示意图。具体实施方式为使本技术实施例的目的、技术方案和优点更加清楚,下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。图2为本技术实施例一提供的以太网接口电路的结构示意图,如图2所示,本实施例提供的以太网接口电路,可以包括:以太网PHY芯片21、以太网MAC芯片22、中央处理器(Central Processing Unit,简称CPU)23,以及设置在CPU23内部的控制器24。CPU23的一个输出引脚Pin分别与以太网PHY芯片21的时钟输入引脚XT1和以太网MAC芯片22的时钟输入引脚XT连接。控制器24通过与输出引脚Pin的连接,控制输出引脚Pin输出的数字信号的频率和占空比。在本实施例中,在电路布线上,CPU23的一个输出引脚Pin分别与以太网PHY芯片21和以太网MAC芯片22上的时钟输入引脚连接,输出引脚Pin还与控制器24连接,在工作原理上,CPU23的输出引脚Pin可以输出数字信号,该数字信号为以太网PHY芯片21和以太网MAC芯片22提供了时钟源,以太网PHY芯片21和以太网MAC芯片22对该时钟源进行处理,从而
可以为以太网接口25提供时钟源,以使以太网接口25正常工作。其中,输出引脚Pin输出的数字信号的频率和占空比通过CPU23内部的控制器24进行控制调整。可见,本实施例提供的以太网接口电路,不需要增加额外的元器件提供时钟源,通过CPU23内部的控制器24与输出引脚Pin连接,控制CPU23的输出引脚Pin输出一定频率和占空比的数字信号,以此数字信号为以太网接口25提供时钟源,由于电路中没有增加额外的元器件,因此提升了以太网接口25的工作稳定性,同时也降低了整个系统的成本。需要说明的是,本实施例中的控制器24,可以是CPU23内部现有的任意一个可以控制输出引脚Pin输出的数字信号的频率和占空比的控制器,本实施例对此不加以限制。可选的,作为一种具体的实现方式,控制器24可以是脉冲宽度调制(Pulse Width Modulation,简称PWM)控制器或者摄像头(简称camera)控制器。需要说明的是,本实施例中的输出引脚Pin,可以是CPU23上的任意一个引脚,本实施例对此不加以限制。可选的,当控制器24为PWM控制器时,输出引脚Pin可以称为PWM输出引脚,当控制器24为camera控制器时,输出引脚Pin可以称为camera控制器时钟输出引脚。可选的,数字信号的频率与以太网PHY芯片21的工作时钟的频率相同。可选的,数字信号的占空比为50%。通过设置数字信号的占空比为50%,可以进一步提升以太网接口的工作稳定性。需要说明的是,以太网PHY芯片21和以太网MAC芯片22之间的以太网接口25可以为现有的任意协议接口。例如:以太网PHY芯片21和以太网MAC芯片22之间的以太网接口25可以为:MII接口、简化媒体独立接口(Reduced Med本文档来自技高网
...

【技术保护点】
一种以太网接口电路,其特征在于,包括:以太网物理层PHY芯片、以太网媒体接入控制器MAC芯片、中央处理器CPU,以及设置在所述中央处理器CPU内部的控制器;所述中央处理器CPU的一个输出引脚分别与所述以太网物理层PHY芯片的时钟输入引脚和所述以太网媒体接入控制器MAC芯片的时钟输入引脚连接;所述控制器通过与所述输出引脚的连接,控制所述输出引脚输出的数字信号的频率和占空比。

【技术特征摘要】
1.一种以太网接口电路,其特征在于,包括:以太网物理层PHY芯片、以太网媒体接入控制器MAC芯片、中央处理器CPU,以及设置在所述中央处理器CPU内部的控制器;所述中央处理器CPU的一个输出引脚分别与所述以太网物理层PHY芯片的时钟输入引脚和所述以太网媒体接入控制器MAC芯片的时钟输入引脚连接;所述控制器通过与所述输出引脚的连接,控制所述输出引脚输出的数字信号的频率和占空比。2.根据权利要求1所述的以太网接口电路,其特征在于,所述数字信号的频率与所述以太网物理层PHY芯片的工作时钟的频率相同。3.根据权利要求1所述的以太网接口电路,其特征在于,所述数字信号的占空比为50%。4.根据权...

【专利技术属性】
技术研发人员:杨光田社校
申请(专利权)人:龙芯中科技术有限公司
类型:新型
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1