波形触发装置、用于波形触发的示波器及波形触发方法制造方法及图纸

技术编号:13234793 阅读:54 留言:0更新日期:2016-05-14 22:13
本发明专利技术提出一种波形触发装置,比较单元包括同时接收触发输入信号的下迟滞比较模块和上迟滞比较模块,下迟滞比较模块的迟滞下限小于上迟滞比较模块的迟滞下限,下迟滞比较模块的迟滞上限大于等于上迟滞比较模块的迟滞下限,下迟滞比较模块的迟滞上限小于上迟滞比较模块的迟滞上限,下迟滞比较模块输出第一脉冲信号,上迟滞比较模块输出第二脉冲信号;上升沿检测模块接收并响应于第一脉冲信号的上升沿而输出脉冲上升沿检测信号,下降沿检测模块接收并响应于第二脉冲信号的下降沿而输出脉冲下降沿检测信号,脉冲上升沿检测信号和脉冲下降沿检测信号用于控制形成波形触发信号。本发明专利技术很大程度上降低信号噪声对触发信号的影响,支持精确波形触发。

【技术实现步骤摘要】

本专利技术属于电子信号处理
,特别涉及的是能够实现精确波形触发的波形触发装置、示波器及波形触发方法。
技术介绍
示波器已广泛应用于测试测量的各个领域。数字示波器电路设计体积小,便于携带,且数字示波器由于其易于操作及较高的稳定性,越来越得到大家的青睐。测试测量中,对数字示波器的测量精度也提出了更高的要求。无论是模拟示波器还是数字示波器,获取精确的波形触发信号对提高测量精度有着重大的意义。然而由于输入信号存在噪声、谐波等现象,传统数字示波器的触发装置仅使用一个触发比较器,容易导致误触发;或者使用一个迟滞比较器,如果迟滞范围比较小,那么抑制噪声的能力则会较弱,而如果迟滞范围比较大,那么触发位置将不够精确。目前还没有一种具备较高抑制噪声能力的同时不影响触发位置精确度的波形触发技术。
技术实现思路
本专利技术所要解决的技术问题是提供一种波形触发装置,很大程度上降低信号噪声对触发信号的影响,支持精确波形触发。为解决上述问题,本专利技术提出一种波形触发装置,包括比较单元和检测输出单元;所述比较单元包括同时接收触发输入信号的下迟滞比较模块和上迟滞比较模块,所述下迟滞比较模块的迟滞下限小于上迟滞比较模块的迟滞下限,所述下迟滞比较模块的迟滞上限大于等于上迟滞比较模块的迟滞下限,所述下迟滞比较模块的迟滞上限小于上迟滞比较模块的迟滞上限,所述下迟滞比较模块根据所述触发输入信号进行迟滞比较而输出第一脉冲信号,所述上迟滞比较模块根据所述触发输入信号进行迟滞比较而输出第二脉冲信号;所述检测输出单元包括上升沿检测模块和下降沿检测模块,所述上升沿检测模块接收所述第一脉冲信号并响应于所述第一脉冲信号的上升沿而输出脉冲上升沿检测信号,所述下降沿检测模块接收所述第二脉冲信号并响应于所述第二脉冲信号的下降沿而输出脉冲下降沿检测信号,所述脉冲上升沿检测信号和脉冲下降沿检测信号用于控制形成波形触发信号。根据本专利技术的一个实施例,所述检测输出单元还包括脉冲锁存模块,接收所述脉冲上升沿检测信号和脉冲下降沿检测信号,并响应于所述脉冲上升沿检测信号而输出高电平并保持、响应于所述脉冲下降沿检测信号而输出低电平并保持,从而形成波形触发信号。根据本专利技术的一个实施例,还包括阈值调整单元,用以配置所述下迟滞比较模块的迟滞下限、迟滞上限和所述上迟滞比较模块的迟滞下限、迟滞上限。本专利技术还提供一种用于波形触发的示波器,包括前述波形触发装置,还包括控制处理器,用以控制波形触发。根据本专利技术的一个实施例,所述下迟滞比较模块的迟滞上限配置为等于上迟滞比较模块的迟滞下限且均等于一触发阈值,所述下迟滞比较模块的迟滞下限为下迟滞阈值,所述上迟滞比较模块的迟滞上限为上迟滞阈值,所述下迟滞阈值、触发阈值和上迟滞阈值通过所述控制处理器设置。根据本专利技术的一个实施例,还包括阈值寄存单元,接收所述控制处理器的下迟滞阈值、触发阈值和上迟滞阈值并存储,并输出至所述波形触发装置的比较单元进行比较。根据本专利技术的一个实施例,还包括触发输入信号处理单元,包括A/D转换器和数字信号处理模块;所述A/D转换器接收并采样模拟信号源,以输出数字波形;所述数字信号处理模块接收所述数字波形并进行信号处理后输出所述触发输入信号。根据本专利技术的一个实施例,还包括存储控制单元,接收所述波形触发信号,响应于所述波形触发信号而启动存储功能存储有用数据。本专利技术还提供一种波形触发方法,包括以下步骤:S1:下迟滞比较模块和上迟滞比较模块同时接收触发输入信号,所述下迟滞比较模块的迟滞下限小于上迟滞比较模块的迟滞下限,所述下迟滞比较模块的迟滞上限大于等于上迟滞比较模块的迟滞下限,所述下迟滞比较模块的迟滞上限小于上迟滞比较模块的迟滞上限;S2:所述下迟滞比较模块根据所述触发输入信号进行迟滞比较而输出第一脉冲信号,所述上迟滞比较模块根据所述触发输入信号进行迟滞比较而输出第二脉冲信号;S3:上升沿检测模块接收所述第一脉冲信号并响应于所述第一脉冲信号的上升沿而输出脉冲上升沿检测信号,所述下降沿检测模块接收所述第二脉冲信号并响应于所述第二脉冲信号的下降沿而输出脉冲下降沿检测信号,所述脉冲上升沿检测信号和脉冲下降沿检测信号用于控制形成波形触发信号。根据本专利技术的一个实施例,还包括步骤S4:脉冲锁存模块接收所述脉冲上升沿检测信号和脉冲下降沿检测信号,并响应于所述脉冲上升沿检测信号而输出高电平并保持、响应于所述脉冲下降沿检测信号而输出低电平并保持,从而形成波形触发信号。根据本专利技术的一个实施例,在所述步骤SI之前还包括步骤Sll:A/D转换器接收并采样模拟信号源,以输出数字波形,数字信号处理模块接收所述数字波形并进行信号处理后输出所述触发输入信号。根据本专利技术的一个实施例,在所述步骤S4之后还包括步骤S5:存储控制单元接收所述波形触发信号,响应于所述波形触发信号而启动存储功能存储有用数据。采用上述技术方案后,本专利技术相比现有技术具有以下有益效果:通过下迟滞比较模块和上迟滞比较模块的迟滞比较,信号触发上升沿在下迟滞比较模块的迟滞上限点、下降沿在上迟滞比较模块的迟滞下限点,通过上边沿检测模块和下边沿检测模块分别检测下迟滞比较模块的迟滞上限点的上升沿和上迟滞比较模块的迟滞下限点的下降沿,以能够获得触发信号,实现了双迟滞,使得两边沿的噪声能够很好的滤除,由于下迟滞比较模块的迟滞上限和上迟滞比较模块的迟滞下限比较接近甚至可以相等,因而触发阈值基本为同一值,触发精度较高。【附图说明】图1为本专利技术一实施例的波形触发装置的结构框图;图2为本专利技术一实施例的波形触发装置的各波形示意图;图3为本专利技术一实施例的示波器的结构框图;图4为本专利技术一实施例的波形触发方法的流程示意图。【具体实施方式】为使本专利技术的上述目的、特征和优点能够更加明显易懂,下面结合附图对本专利技术的【具体实施方式】做详细的说明。在下面的描述中阐述了很多具体细节以便于充分理解本专利技术。但是本专利技术能够以很多不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本专利技术内涵的情况下做类似推广,因此本专利技术不受下面公开的具体实施的限制。图1示出本专利技术实施例的波形触发装置,包括比较单元I和检测输出单元2。其中,比较单元I包括同时接收触发输入信号的下迟滞比较模块11和上迟滞比较模块12,下迟滞比较模块11的迟滞下限小于上迟滞比较模块12的迟滞下限,下迟滞比较模块11的迟滞上限大于等于上迟滞比较模块12的迟滞下限,下迟滞比较模块11的迟滞上限小于上迟滞比较模块12的迟滞上限,换言之,下迟滞比较模块11的迟滞区域和上迟滞比较模块12的迟滞区域相交而不重合,下迟滞比较模块11的迟滞下限小于上迟滞比较模块12的迟滞上限。下迟滞比较模块11根据触发输入信号进行迟滞比较而输出第一脉冲信号,上迟滞比较模块12根据所述触发输入信号进行迟滞比较而输出第二脉冲信号。在一个实施例中,波形触发装置还包括阈值调整单元(图中未示出),用以配置所述下迟滞比较模块11的迟滞下限、迟滞上限和所述上迟滞比较模块12的迟滞下限、迟滞上限。在优选的实施例中,下迟滞比较模块11的迟滞上限和上迟滞比较模块12的迟滞下限配置为相等,从而触发信号的上下边沿的触发阈值为相同值,以实现更高触发精度。参看图3,在本实施例中,下迟滞比较模块11的迟滞下限作为下迟滞阈值,上迟滞比本文档来自技高网...

【技术保护点】
一种波形触发装置,其特征在于,包括比较单元和检测输出单元;所述比较单元包括同时接收触发输入信号的下迟滞比较模块和上迟滞比较模块,所述下迟滞比较模块的迟滞下限小于上迟滞比较模块的迟滞下限,所述下迟滞比较模块的迟滞上限大于等于上迟滞比较模块的迟滞下限,所述下迟滞比较模块的迟滞上限小于上迟滞比较模块的迟滞上限,所述下迟滞比较模块根据所述触发输入信号进行迟滞比较而输出第一脉冲信号,所述上迟滞比较模块根据所述触发输入信号进行迟滞比较而输出第二脉冲信号;所述检测输出单元包括上升沿检测模块和下降沿检测模块,所述上升沿检测模块接收所述第一脉冲信号并响应于所述第一脉冲信号的上升沿而输出脉冲上升沿检测信号,所述下降沿检测模块接收所述第二脉冲信号并响应于所述第二脉冲信号的下降沿而输出脉冲下降沿检测信号,所述脉冲上升沿检测信号和脉冲下降沿检测信号用于控制形成波形触发信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:李楚元
申请(专利权)人:大豪信息技术威海有限公司
类型:发明
国别省市:山东;37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1