一种高清视频多画面分割裂屏显示的解决方法技术

技术编号:13055730 阅读:334 留言:0更新日期:2016-03-23 18:42
本发明专利技术公开一种高清视频多画面分割裂屏显示的解决方法,包括SDI接口电路、HDMI接口电路、矩阵芯片、SDI信号解码电路、HDMI信号解码电路、FPGA及其配置电路、DDR2 SDRAM数据存储电路及HDMI信号编码电路,矩阵芯片从SDI接口电路和HDMI接口电路收到SDI/HDMI信号后通过SDI信号解码电路和HDMI信号解码电路进行解码,转换成并行的数字信号,然后进入FPGA及其配置电路对九路视频信号进行提取、存储、合成等功能,处理后的数据通过HDMI信号编码电路再转换为HDMI视频信号。本发明专利技术能够有效解决高清视频多画面分割裂屏显示的问题,而且其延时可以控制在一帧之内。

【技术实现步骤摘要】

本专利技术涉及视频处理领域,特别是涉及。
技术介绍
随着计算机、DSP、超大规模集成电路等技术的发展,画面分割器开始采用硬件设计。首先,将各路视频信号转换成数字视频信号;然后,在数字领域对各路视频信号进行处理。使电路的设计、调试得到了很大的改善。但是,设计中所使用的独立的逻辑电路较多,有的甚至使用专用的DSP芯片去处理视频画面的分割。虽然可以满足对视频图像数据处理速度的要求,但是还需要外加CPU去协调系统工作,使得整个系统仍显得体积较大,而且系统成本较高。随着半导体加工工艺的不断发展,FPGA在结构、速度、工艺、集成度和性能方面都取得了很大的进步和提高。目前市场上的多画面分割器参差不齐,有DSP处理方案的,有ARM控制方案的,有FPGA逻辑处理方案等等,其稳定性和传输延时各不相同。
技术实现思路
本专利技术的目的是提供,已解决上述背景中提到的问题。为实现上述目的,本专利技术提供如下技术方案: ,包括SDI接口电路、HDMI接口电路、矩阵芯片、SDI信号解码电路、HDMI信号解码电路、FPGA及其配置电路、DDR2 SDRAM数据存储电路及HDMI信号编码电路,矩阵芯片从SDI接口电路和HDMI接口电路收到SDI/HDMI信号后通过SDI信号解码电路和HDMI信号解码电路进行解码,转换成并行的数字信号,然后进入FPGA及其配置电路对九路视频信号进行提取、存储、合成等功能,处理后的数据通过HDMI信号编码电路再转换为HDMI视频信号。作为本专利技术的优选方案:所述SDI信号解码电路的型号为GS2970。作为本专利技术的优选方案:所述HDMI信号解码电路的型号为ADV7611。作为本专利技术的优选方案:所述HDMI信号编码电路的型号为SiL9136。与现有技术相比,本专利技术的有益效果是:本专利技术通过采用冻结的方式,能够有效解决高清视频多画面分割裂屏显示的问题,而且其延时可以控制在一帧之内。【附图说明】图1为高清视频多画面分割裂屏显示的解决方法的结构框图; 图2为系统实现功能框图; 图3为YCBCR数字信号及H、V、DE信号的关系图; 图4为9路视频合成图像的排列方式图; 图5为本专利技术的时序图。【具体实施方式】下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本专利技术一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。请参阅图1?5,,包括SDI接口电路、HDMI接口电路、矩阵芯片、SD I信号解码电路、HDMI信号解码电路、FPGA及其配置电路、DDR2SDRAM数据存储电路及HDMI信号编码电路,矩阵芯片从SDI接口电路和HDMI接口电路收到SDI/HDMI信号后通过SDI信号解码电路和HDMI信号解码电路进行解码,转换成并行的数字信号,然后进入FPGA及其配置电路对九路视频信号进行提取、存储、合成等功能,处理后的数据通过HDMI信号编码电路再转换为HDMI视频信号。SDI信号解码电路的型号为632970。肋10信号解码电路的型号为ADV761UHDMI信号编码电路的型号为SiL9136。系统的软件部分还包括多个有效视频提取模块、多个有效视频缩小模块、DDR2图像存储模块、读写控制信号模块、读写地址产生模块和视频图像合成模块, 本专利技术的工作原理是:视频画面尽管看起来好像是连续运动的,其实那是一系列静止的图像,这些图像切换得足够快,使得画面看起来像是连续运动的,一种称为场同步(vertical sync)的特定时序信息被用于指定新图像从什么时候开始显示;每张静止图像是由扫描线(scan line)组成的,即沿着显示器从上到下、一行接着一行进行显示的数据线,另一种称为行同步(horizontal sync)的时序信息用于指定新扫描线什么时候开始显不ο行同步和场同步信息通常通过以下3种方式之一进行传输: ①单独的行同步和场同步信号; ②单独的复合同步信号; ③嵌入视频信号的复合同步信号。本系统采用的是数字视频,采用的是技术①。本设计采用的输入分辨率为19200X1080/60 Hz,像素时钟为148.5MHz JDI/HDMI信号经解码后得到带像素时钟的16位并行4:2:2的YCBCR数字信号及H、V、DE信号,它们之间的相互关系如图3所示。其中,当DE为1时,处理有效视频,当DE为0时,处理HSYNC和VSYNC信号。SDI/HDMI输出的数字视频信号一帧由1125行视频数据组成,每一场有效视频行为1080行,每一行又有2200个像素,其中有效像素有1920个,这些是在视频图像合成过程中要用到的数据,每一个像素都包含Y和CB/CR两种信号。在像素域的多画面合成中,首先,对原图像按像素进行抽取,分别将多路图像按照一定的比例缩小。然后,按照一定的规则将多路图像进行排列,排列后的图像即为多路合成的图像。最后,将合成的图像编码输出,即可在同一个屏幕显示多个画面,完成对多路图像的合成。合成后的视频图像是逐行显示的,而对于将图像以逐行方式“绘制”到屏幕上的设备,每张图像都是从显示器的左上角开始,一直向右移动,直到到达显示器的右边缘为止,然后向下扫描一行,重复地从左到右进行扫描,这个过程一直持续到整个屏幕全部被刷新一次为止,如图4所示。...

【技术保护点】
一种高清视频多画面分割裂屏显示的解决方法,其特征在于,包括SDI接口电路、HDMI接口电路、矩阵芯片、SDI信号解码电路、HDMI信号解码电路、FPGA及其配置电路、DDR2 SDRAM数据存储电路及HDMI信号编码电路,矩阵芯片从SDI接口电路和HDMI接口电路收到SDI/HDMI信号后通过SDI信号解码电路和HDMI信号解码电路进行解码,转换成并行的数字信号,然后进入FPGA及其配置电路对九路视频信号进行提取、存储、合成等功能,处理后的数据通过HDMI信号编码电路再转换为HDMI视频信号。

【技术特征摘要】

【专利技术属性】
技术研发人员:李敏
申请(专利权)人:深圳市捷视飞通科技股份有限公司
类型:发明
国别省市:广东;44

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1