容性二极管组件制造技术

技术编号:13023714 阅读:55 留言:0更新日期:2016-03-16 21:53
公开了容性二极管组件。所述容性二极管组件包括:第一导电类型的半导体衬底;位于半导体衬底上的第二导电类型的外延层,第二导电类型与第一导电类型不同;第一导电类型的隔离区,从外延层的表面穿过外延层延伸至半导体衬底中,从而在外延层中限定第一二极管的第一有源区和第二二极管的第二有源区,并且将第一有源区和第二有源区彼此隔开;第一导电类型的第一掺杂区,在第一有源区从外延层表面延伸至外延层中;第二导电类型的第二掺杂区,在第二有源区从外延层表面延伸至外延层中;以及互连结构,将隔离区和外延层位于第一有源区的部分彼此电连接。该容性二极管组件可以作为无极性的电容元件,可以提高瞬态电压抑制器的瞬态响应速度。

【技术实现步骤摘要】

本技术涉及微电子
,更具体地,涉及容性二极管组件
技术介绍
瞬态电压抑制器TVS(Transient Voltage Suppressor)是在稳压管基础上发展的高效能电路保护器件。TVS 二极管的外形与普通稳压管无异,然而,由于特殊的结构和工艺设计,TVS 二极管的瞬态响应速度和浪涌吸收能力远高于普通稳压管。例如,TVS 二极管的响应时间仅为10—12秒,并且可以吸收高达数千瓦的浪涌功率。在反向应用条件下,当承受一个高能量的大脉冲时,TVS 二极管的工作阻抗会快速降至极低的导通值,从而允许大电流通过,同时,将电压箝位在预定水平。因此,TVS 二极管可以有效地保护电子线路中的精密元器件免受各种浪涌脉冲的损坏。传统的TVS二极管的制造工艺比较简单,一般是在P+衬底/N+衬底上通过异型掺杂直接形成PN结。TVS 二极管的响应速度与其电容密切相关。传统的TVS 二极管主要应用在消费类电子产品中的数据端子,如键盘、侧键和电源线等。由于此类端子速度较慢,对TVS 二极管的瞬态响应速度要求不高,电容一般在20pF以上。然而,视频数据线具有极高的数据传输率(其数据传输率高达480M,有的视频数据传输率达到1G以上)。因此,对于视频线路的保护,传统的TVS二极管的瞬态响应速度就不能满足使用要求。在视频传输中,TVS二极管的电容要求小于1.0pF。在现有的TVS器件中,普通的整流二极管作为小电容值的附加电容,与齐纳二极管串联。该TVS器件的电容值将取决于附加电容的电容值。由于整流二极管的单向导电特性,该TVS器件也是单向器件,可以实现单向低电容ESD防护功能。然而,由于寄生效应及散热不良,该TVS器件很难达到较高的瞬态功率。因此,针对TVS器件的应用,期望开发新型的容性器件,在提高瞬态响应速度的同时,兼顾单向和双向应用要求,降低工艺复杂度和成本,以及提供高保护电压。
技术实现思路
本技术要解决的技术问题是提供一种可以用于单向或双向TVS器件的容性二极管组件,该容性二极管组件具有超低电容,从而提高TVS器件的瞬态响应速度。根据本技术的一方面,提供一种容性二极管组件,包括:第一导电类型的半导体衬底;位于半导体衬底上的第二导电类型的外延层,第二导电类型与第一导电类型不同;第一导电类型的隔离区,从外延层的表面穿过外延层延伸至半导体衬底中,从而在外延层中限定第一二极管的第一有源区和第二二极管的第二有源区,并且将第一有源区和第二有源区彼此隔开;第一导电类型的第一掺杂区,在第一有源区从外延层表面延伸至外延层中;第二导电类型的第二掺杂区,在第二有源区从外延层表面延伸至外延层中;以及互连结构,将隔离区和外延层位于第一有源区的部分彼此电连接。优选地,所述互连结构包括第一互连引线。优选地,所述容性二极管组件还包括:位于外延层上的绝缘层;以及第二互连引线,与第一掺杂区和和第二掺杂区电连接,其中,所述第一互连引线和所述第二互连引线分别穿过绝缘层到达各自的掺杂区。优选地,所述互连结构还包括第二导电类型的第三掺杂区,从外延层表面延伸至外延层中,所述第一互连引线与隔离区和第三掺杂区接触。优选地,隔离区包括围绕第一有源区和第二有源区的周边部分,以及将第一有源区和第二有源区彼此隔开的中间部分,第三掺杂区横跨第一有源区和隔离区的周边部分之间的界面。优选地,第三掺杂区围绕第一掺杂区。优选地,第一掺杂区和外延层之间形成第一二极管的PN结,半导体衬底和外延层之间形成第二二极管的PN结。优选地,第一二极管和第二二极管采用半导体衬底和第二互连引线反向并联连接。优选地,第一掺杂区的掺杂浓度大于1.0X 1018cm—3,第二掺杂区的掺杂浓度大于8.0X1019cm—3。优选地,外延层的厚度大于2μηι。优选地,第一导电类型为Ν型和Ρ型之一,第二导电类型为Ν型和Ρ型中的另一个。根据本技术的另一方面,提供一种制造容性二极管组件的方法,包括:在第一导电类型的半导体衬底上,形成第二导电类型的外延层,第二导电类型与第一导电类型不同;采用第一掺杂工艺,形成第一导电类型的隔离区,隔离区从外延层的表面穿过外延层延伸至半导体衬底中,从而在外延层中限定第一二极管的第一有源区和第二二极管的第二有源区,并且将第一有源区和第二有源区彼此隔开;采用第二掺杂工艺,形成第一导电类型的第一掺杂区,第一掺杂区在第一有源区从外延层表面延伸至外延层中;采用第三掺杂工艺,形成第二导电类型的第二掺杂区,第二掺杂区在第一有源区从外延层表面延伸至外延层中;以及形成互连结构,所述互连结构将隔离区和外延层位于第一有源区的部分彼此电连接。优选地,形成互连结构的步骤包括:在外延层上形成绝缘层;以及形成穿过绝缘层的第一互连引线。优选地,所述方法还包括形成穿过绝缘层的第二互连引线,第二互连引线与第一掺杂区和和第二掺杂区电连接。优选地,形成互连结构的步骤还包括在形成第一互连引线的步骤之前,形成第二导电类型的第三掺杂区,第三掺杂区从外延层表面延伸至外延层中,所述第一互连引线与隔离区和第三掺杂区接触。优选地,隔离区包括围绕第一有源区和第二有源区的周边部分,以及将第一有源区和第二有源区彼此隔开的中间部分,第三掺杂区横跨第一有源区和隔离区的周边部分之间的界面。优选地,第三掺杂区围绕第一掺杂区。优选地,第二掺杂区和第三掺杂区同时形成。优选地,第一导电类型为Ν型和Ρ型之一,第二导电类型为Ν型和Ρ型中的另一个。根据本技术的实施例的容性二极管组件包括反向并联的第一二极管和第二二极管,在两个方向上具有几乎相同的正向特性,从而可以作为无极性的电容。所述超低电容容性二极管组件在很小的芯片面积上即可实现,极大地提高了半导体器件集成封装的适用性,使器件结构适用于多种不同的封装形式。由于半导体衬底直接作为另一个电极引出,在封装时可以减少1根键合金丝,能够大幅度地降低制作成本,有利于产业化。本技术即提供了这样一种可批量制作的超低电容双向整流结构模块。此外,该产品的制作方法与标准的双极工艺相兼容。该容性二极管组件与齐纳二极管串联连接,形成单向或双向瞬态电压抑制器。所述超低电容容性二极管组件与任意TVS器件串联时只会在原TVS器件的电压上增加0.7V的导通压降,几乎不改变原TVS器件的电学特性。例如,将所述超低电容容性二极管组件与一个正向电压0.8V,反向击穿电压20V,电容为20pF的单向TVS器件串联封装在一个管壳内,将得到一个正向电压1.5V,反向击穿电压20.7V,而电容仅有不到lpF的超低电容TVS器件。所述容性二极管组件由二极管的正向来承受瞬态功率。当浪涌发生时,正向二极管将以小于10—12秒的速度瞬间开启,产生一个极小的压降的同时使浪涌电流顺利通过,保证自身不被损坏,继续保持降低电容的作用。由于容性二极管组件具有超低的电容值,因此,可以提高TVS器件的响应速度,极大的拓宽了各类器件的应用范围。例如,一些传统的TVS保护器件与所述超低电容容性二极管组件组合后,电容得到极大的降低,也可以应用在高频的数当前第1页1 2 3 本文档来自技高网
...

【技术保护点】
一种容性二极管组件,其特征在于,包括:第一导电类型的半导体衬底;位于半导体衬底上的第二导电类型的外延层,第二导电类型与第一导电类型不同;第一导电类型的隔离区,从外延层的表面穿过外延层延伸至半导体衬底中,从而在外延层中限定第一二极管的第一有源区和第二二极管的第二有源区,并且将第一有源区和第二有源区彼此隔开;第一导电类型的第一掺杂区,在第一有源区从外延层表面延伸至外延层中;第二导电类型的第二掺杂区,在第二有源区从外延层表面延伸至外延层中;以及互连结构,将隔离区和外延层位于第一有源区的部分彼此电连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:周源张彦秀韦仕贡徐鸿卓
申请(专利权)人:北京燕东微电子有限公司
类型:新型
国别省市:北京;11

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1