消除比较器延迟的振荡电路制造技术

技术编号:12821465 阅读:81 留言:0更新日期:2016-02-07 12:24
本发明专利技术公开了一种消除比较器延迟的振荡电路,包括恒流电流源、每组由至少三个开关组成的三组开关、至少三个等值的接地电容、比较器、减法器以及逻辑模块。这些电容的上极板分别对应连接三组开关的一端;比较器的正输入端连接第一组开关的另一端和恒流电流源间的节点并接收该节点的电压VP、负输入端接收参考电压VREF;减法器的输出端连接第二组开关的另一端、第一输入端连接第三组开关的另一端、第二输入端接收参考电压VREF。每组开关的至少三个开关分别由至少三个控制信号控制其通断,各控制信号轮流置为高电平且同一时间仅一个为高电平。逻辑模块根据比较器的输出产生各控制信号,使得各电容从电压VP-VREF开始被充电以抵消比较器的延迟。

【技术实现步骤摘要】

本专利技术涉及模拟电路设计领域,特别涉及一种可消除比较器延迟的振荡电路
技术介绍
能够产生振荡电流的电路叫做振荡电路,其在电子科学
中得到广泛地应用,如通信系统中发射机的载波振荡器、接收机中的本机振荡器、医疗仪器以及测量仪器中的信号源等。振荡器的种类很多,按信号的波形来分,可分为正弦波振荡器和非正弦波振荡器。正弦波振荡器产生的波形非常接近于正弦波或余弦波,且振荡频率比较稳定;非正弦波振荡器产生的波形是非正弦的脉冲波形,如方波、矩形波、锯齿波等。请参阅图1,图1所示为现有技术中常用的双电容振荡电路结构示意图。如图所示,该环形振荡电路通常包括4个开关(两个K开关和两个KB开关)、两个电容C1和C2、两个比较器COMP以及一个逻辑单元LOGIC。其中,开关K和开关KB是两个相反的信号,它们使4个开关分成两组,两个K开关为一组,两个KB开关为另外一组;一组闭合时另一组一定断开,即当两个K开关打开时,两个KB开关一定断开,反之,当两个KB开关打开时,两个K开关一定断开。假设本文档来自技高网...

【技术保护点】
一种消除比较器延迟的振荡电路,其特征在于,包括一个恒流电流源、每组由N个开关组成的三组开关、N个电容值相等的电容C1‑CN、比较器、减法器以及一个逻辑模块;所述N个电容C1‑CN的上极板分别对应连接第一组开关S11‑S1N的一端、第二组开关S21‑S2N的一端以及第三组开关S31‑S3N的一端,下极板接地;所述比较器的正输入端连接所述第一组开关S11‑S1N的另一端和所述恒流电流源之间的节点并接收该节点处的电压VP、负输入端接收参考电压VREF;所述减法器的输出端连接所述第二组开关S21‑S2N的另一端、第一输入端连接所述第三组开关S31‑S3N的另一端、第二输入端接收所述参考电压VREF;所...

【技术特征摘要】
1.一种消除比较器延迟的振荡电路,其特征在于,包括一个恒流电流源、每组由N个开
关组成的三组开关、N个电容值相等的电容C1-CN、比较器、减法器以及一个逻辑模块;所
述N个电容C1-CN的上极板分别对应连接第一组开关S11-S1N的一端、第二组开关S21-S2N的
一端以及第三组开关S31-S3N的一端,下极板接地;所述比较器的正输入端连接所述第一组开
关S11-S1N的另一端和所述恒流电流源之间的节点并接收该节点处的电压VP、负输入端接收
参考电压VREF;所述减法器的输出端连接所述第二组开关S21-S2N的另一端、第一输入端连接
所述第三组开关S31-S3N的另一端、第二输入端接收所述参考电压VREF;
所述第一组开关S11-S1N分别由控制信号Q1-QN控制其通断,所述第二组开关S21-S2N分
别由控制信号QN、Q1-QN-1控制其通断,所述第三组开关S31-S3N分别由控制信号QN-1、QN、
Q1-QN-2控制其通断,其中所述控制信号Q1-QN轮流置为高电平且同一时间仅有一个为高电平;
所述逻辑模块的输入端连接所述比较器的输出端...

【专利技术属性】
技术研发人员:张轩张宁陈璐
申请(专利权)人:上海华力微电子有限公司
类型:发明
国别省市:上海;31

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1