当前位置: 首页 > 专利查询>英特尔公司专利>正文

用于减小切换抖动的装置和方法制造方法及图纸

技术编号:12818371 阅读:52 留言:0更新日期:2016-02-07 10:40
本发明专利技术涉及用以减小切换抖动的装置和方法。描述了用于减小信道物理层(C-PHY)切换抖动的装置和方法。装置可以包括模式相关的延迟电路,所述模式相关的延迟电路用以检测至少三个数据信号在相应的线上的切换模式,并且基于所述切换模式来自适应地改变所述至少三个数据信号的延迟。所述装置还可以包括发射机,所述发射机耦合到所述模式相关的延迟电路,所述发射机用以发射所述至少三个数据信号。

【技术实现步骤摘要】

本公开内容总体上涉及电子电路,具体而言但非排他性地,本公开内容涉及用于 减小数据电路中的切换抖动的装置和方法。
技术介绍
移动行业处理器接口(MIPI)联盟(MIPI?)信道物理层(C-PHY)是用以在用于 连接到包括显示器和相机的外围设备的带宽有限的信道上提供高吞吐量性能的高速串行 接口规范。C-PHY基于用于通过三条线的组以每个符号传送高比特(例如,每个符号2. 28 比特)的3相符号编码技术。C-PHY可以通过使用线的三个状态(例如,低、中和高)编码 和解码数据来增大数据率。C-PHY还可以提供抖动跟踪的优点。例如,仅是周期到周期的 抖动(cycle-to-cycle jitter)可以影响接收机,因为时钟嵌入到数据处理的每个周期中。 然而,C-PHY展现出自然地与在不同切换阶段中的切换相关联的固有抖动。【附图说明】 根据以下给出的【具体实施方式】并且根据本公开内容的各个实施例的附图会更充 分地理解本公开内容的实施例,然而,详细说明和附图不应用来将本公开内容局限于特定 实施例,而仅是用于解释和理解。 图1是根据各个实施例的包含本公开内容的方面的用于减小切换抖动的示例性 系统架构图。 图2是根据各个实施例的包含本公开内容的方面的多个切换模式的示意图。 图3是根据各个实施例的包含本公开内容的方面的用于减小切换抖动的示例性 设备的不意图。 图4是根据各个实施例的可由包含本公开内容的方面的示例性装置执行的示例 性切换抖动减小过程的流程图。 图5是示出根据各个实施例的包含本公开内容的方面的与发射机处的切换抖动 减小相关联的不例性波形的一组曲线图。 图6是示出根据各个实施例的包含本公开内容的方面的与在信道处的切换抖动 减小相关联的不例性波形的一组曲线图。 图7是示出根据各个实施例的适合于实施所公开的实施例的示例性计算机设备 的框图。【具体实施方式】 实施例描述了。在一个实施例中,装置可以包括 模式相关的延迟电路,所述模式相关的延迟电路用以检测至少三个数据信号在相应的线上 的切换模式,并且基于所检测的切换模式来自适应地改变所述至少三个数据信号的延迟。 装置还可以包括发射机,所述发射机耦合到模式相关的延迟电路,所述发射机用以发射所 述至少三个数据信号。根据在此所述的各个实施例,其它技术效果是显而易见的。 在以下描述中,论述了多个细节以提供对本公开内容的实施例的更透彻的理解。 然而,对于本领域技术人员来说显而易见的是,本公开内容的实施例可以在没有这些特定 细节的情况下得以实施。在其它情况中,以框图形式而非详细地示出了公知的结构和设备, 以避免使得本公开内容的实施例模糊不清。 应当指出,在实施例的相对应的附图中,以线来表示信号。一些线可以较粗,以指 示更多的组成信号路径,和/或在一端或多端具有箭头,以指示主要信息流动方向。这种指 示并非旨在是限制性的。相反,结合一个或多个示范性实施例来使用所述线,以促进更易于 理解电路或逻辑单元。如设计需要或偏好所规定的任何表示的信号实际上可以包括一个或 多个信号,其可以在任一方向上行进并且可以以任何适合类型的信号方案来实施。 遍及说明书和权利要求书,术语"连接"意指在相连的事物之间的直接电连接,而 没有任何中间器件。术语"耦合"意指在连接的事物之间的直接电连接,或者通过一个或多 个无源或有源中间器件的间接连接。术语"电路"意指被布置为彼此协作以提供所期望的 功能的一个或多个无源和/或有源部件。术语"信号"意指至少一个电流信号、电压信号或 数据/时钟信号。"一"、"一个"和"所述"的含义包括多个的提及。"在……中"的含义包括 "在……中"和"在……上"。 术语"基本上"、"接近"、"大约"、"附近"、"约"通常指代在目标值的+/-20%内。术 语"按比例缩放"通常指代将设计(示意图和布局)从一个工艺技术转换为另一个工艺技 术。术语"按比例缩放"通常还指代在相同技术节点内减小布局和器件尺寸。术语"按比例 缩放"还可以指代相对于例如电源电平的另一个参数来调整(例如,减慢)信号频率。 除非另有指定,说明共同对象的序数形容词"第一"、"第二"和"第三"等的使用仅 仅指示提及的相似对象的不同情况,并非旨在暗示如此描述的对象必须在时间、空间、排序 上或者以任何其它方式处于给定的顺序中。 出于实施例的目的,晶体管是金属氧化物半导体(MOS)晶体管,其包括漏极端子、 源极端子、栅极端子和体端子。晶体管还可以包括三栅极晶体管和FinFet晶体管、环绕式 栅极圆柱形晶体管或者实施晶体管功能的其它器件,如碳纳米管或自旋电子器件。源极端 子和漏极端子可以是相同的端子,并且在本文中互换地使用。本领域技术人员会理解,在 不脱离本公开内容的范围的情况下,可以使用其它晶体管,例如双极结晶体管(BJT)。术 语"丽"表示η型晶体管(例如NMOS、NPN BJT等),以及术语"MP"表示p型晶体管(例如 PMOS、PNP BJT 等)。 图1示出了根据各个实施例的包含本公开内容的方面的用于减小切换抖动的计 算系统100。在一个实施例中,计算系统100包括具有发射机(Tx) 114的设备110、具有接 收机(Rx) 122的设备120、和形成在设备110与设备120之间的点对点巷道(lane)互连的 三条传输线(TL) TL1-TL3。在实施例中,设备110可以包括模式相关的延迟电路(PDDC) 112, 其可以接收三个信号A、B和C,并将三个信号的延迟版本传送到Tx 114。由TODC112提供 的延迟可以取决于所检测的三个信号的切换模式。 在各个实施例中,Tx 114可以通过相应的传输线TLl、TL2和TL3将三个信号A、B 和C (例如,从TODC 112接收的三个信号A、B和C的延迟版本)发射到Rx 112。在Rx 122 的输入处的三条TL (即TLl、TL2和TL3)上的电压电平分别是VA、VjP Vc。在此,电压电平 VA、VjP V (;同样可互换地分别被称为信号A、B和C。 在实施例中,计算系统100可以与C-PHY规范兼容,C-PHY规范定义了适于其中信 道速率限制是因素的移动应用的高速的、速率高效的PHY。在实施例中,3相符号编码技术 可以由设备110和120用于通过三线传输线TL1-TL3传送约每符号2. 28比特。在实施例 中,Tx 114和Rx 122可以以约每秒25亿个符号的速率进行通信。尽管参考C-PHY信令描 述了本文的实施例,但显而易见的是,实施例可以与采用了三条或多条传输线和三个或多 个逻辑状态的任何适合的通信协议一起使用。 在一些实施例中,设备110可以包括相机或显示器,并且设备120可以是主机移动 设备。在实施例中,设备110可以是主设备(master)。设备120可以是处于主设备与从设 备之间的同步连接中的从设备(slave)。设备110可以提供高速数据信号,并且可以是主数 据源,设备120可以从设备110接收数据信号(例如,主数据宿)。 从设备110到设备120的数据通信的方向可以表示为正向。在一些实施例中,在 设备110与设备120之间的点对点巷道互连可以是双向巷道。在设备110与设备120之间 的点对点巷道互连可以提供高速信令模式,以用于本文档来自技高网...

【技术保护点】
一种用于减小切换抖动的装置,包括:模式相关的延迟电路,包括:模式检测器,所述模式检测器用以检测至少三个数据信号在相应的线上的切换模式;以及延迟模块,所述延迟模块耦合到所述模式检测器,以基于所检测的切换模式来自适应地改变所述至少三个数据信号的延迟;以及发射机,所述发射机耦合到所述模式相关的延迟电路,所述发射机用以发射所述至少三个数据信号。

【技术特征摘要】
...

【专利技术属性】
技术研发人员:J·吉
申请(专利权)人:英特尔公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1