一种光模块及其信号输出端口、信号输出端口保护电路制造技术

技术编号:12528563 阅读:164 留言:0更新日期:2015-12-17 23:42
本发明专利技术涉及光电领域,特别涉及一种光模块及其信号输出端口、信号输出端口保护电路。本发明专利技术通过设置OC或OD保护电路,有效防止光模块芯片直接与主机侧的上拉电源HOST VCC连接,从而防止由于HOST VCC过大导致的光模块芯片被击穿损坏的问题。同时在一些实施例中,还通过设置反相电路使得OC或OD保护电路的输出与光模块芯片信号输出端口的输出保持一致。

【技术实现步骤摘要】

本专利技术涉及光电领域,特别涉及一种光模块及其信号输出端口、信号输出端口保护电路
技术介绍
如图1所示,传统的光模块芯片信号输出端口,如信号丢失LOS信号的信号输出端口为一 OD门电路,其输出端与主机侧(用于接收该LOS信号)的输入端连接,而主机侧输入端通常设置有上拉电源HOST VCC,而当HOST VCC>光模块芯片中输出端上拉电压RX_VCC+VF (TVS d1de的正向电压)时,会造成光模块芯片的损坏。
技术实现思路
本专利技术的目的在于克服现有光模块芯片信号输出端连接的主机侧输入端上拉电源HOST VCC大于光模块芯片中输出端上拉电压RX_VCC+VF (TVS d1de的正向电压)时,造成光模块芯片的损坏的问题,提供一种用于光模块芯片信号输出端外的保护电路。为了实现上述专利技术目的,本专利技术提供了以下技术方案: 一种光模块信号输出端口 OC保护电路,包括, 输入端,通过第二电阻R2与第一晶体管Tl的基极连接,用于接收光模块芯片信号输出端口的输出信号LOS ; 上拉电源,通过第一电阻Rl与所述输入端连接,用于为所述第一晶体管Tl的基极提供上拉电压; 第一晶体管Tl,所述第一晶体管Tl的射极接地;所述第一晶体管Tl的集极为所述OC保护电路的输出端,所述输出端与主机侧的输入端口连接。当光模块芯片信号输出端口的输出信号为高电平或低电平,当其输出为低电平时,第一晶体管Tl截止,此时,由于主机侧上拉电源HOST VCC的存在,所述保护电路输出高电平;而当光模块芯片信号输出端口的输出信号为高电平时(通过将光模块芯片信号输出端口经第一电阻Rl与RX_VCC相连实现其高电平的输出),第一晶体管Tl导通,由于Tl的射极接地,此时,所述保护电路输出低电平。进一步的,在一些实施例中,所述OC保护电路还包括, 第二晶体管T2,所述第二晶体管T2的射极接地;所述第二晶体管T2的基极与所述第一晶体管Tl的集极连接;所述第二晶体管T2的集极为所述OC保护电路的输出端,所述输出端与主机侧的输入端口连接; 第三电阻R3,设置在所述上拉电源及第二晶体管T2的基极之间,用于为所述第二晶体管T2的基极提供上拉电压。增加了第二晶体管T2的作用是,使得保护电路的输出与光模块芯片的信号输出端口的输出保持一致;即,当光模块芯片信号输出端口的输出信号为低电平时,所述第一晶体管Tl截止,所述第二晶体管T2的基极由于与上拉电源RX_VCC通过第三电阻R3连接,因此,此时,其基极接收到高电平,第二晶体管T2导通,同样由于T2的射极接地,进而此时所述保护电路的输出(第二晶体管T2的集极)为低电平;与所述光模块芯片的信号输出端口一致;同理,当光模块芯片信号输出端口的输出信号为高电平时(通过将光模块芯片信号输出端口经第一电阻Rl与RX_VCC相连实现其高电平的输出),所述第一晶体管Tl导通,由于Tl的射极接地,因此Tl的集极输出低电平,进而第二晶体管T2截止,所述保护电路的输出端口(第二晶体管T2的集极)由于与主机端的上拉电源HOST VCC连接而输出高电平,从而使得所述保护电路的最终输出与所述光模块芯片信号输出端口的输出信号保持一致。所述第一电阻Rl及第三电阻R3的阻值均为10k,所述第二电阻R2的阻值为lk。本专利技术同时提供一种光模块信号输出端口,所述光模块信号输出端口包含光模块芯片信号输出端口,所述光模块芯片信号输出端口外连接有OC保护电路;所述OC包含电路包括,输入端,通过第二电阻R2与第一晶体管Tl的基极连接,用于接收光模块芯片信号输出端口的输出信号LOS ;上拉电源,通过第一电阻Rl与所述输入端连接,用于为所述第一晶体管Tl的基极提供上拉电压;第一晶体管Tl,所述第一晶体管Tl的射极接地;所述第一晶体管TI的集极为所述OC保护电路的输出端,所述输出端与主机侧的输入端口连接。进一步的,所述光模块信号输出端口中所述光模块芯片信号输出端口连接的OC保护电路还包括,第二晶体管T2,所述第二晶体管T2的射极接地;所述第二晶体管T2的基极与所述第一晶体管Tl的集极连接;所述第二晶体管T2的集极为所述OC保护电路的输出端,所述输出端与主机侧的输入端口连接; 第三电阻R3,设置在所述上拉电源及第二晶体管T2的基极之间,用于为所述第二晶体管T2的基极提供上拉电压。本专利技术同时提供一种光模块信号输出端口 OD保护电路,包括, 输入端,与第一场效应管Ql的栅极连接,用于接收光模块信号输出端口的输出信号LOS ; 上拉电源,通过第四电阻R4与所述输入端连接,用于为所述第一场效应管Ql的栅极提供上拉电压; 第一场效应管Ql,所述第一场效应管Ql的源极接地;所述第一场效应管Ql的漏极为所述OD保护电路的输出端,所述输出端与主机侧的输入端口连接。当光模块芯片信号输出端口的输出信号为高电平或低电平,当其输出为低电平时,第一场效应管Ql截止,此时,由于主机侧上拉电源HOST VCC的存在,所述保护电路输出端(第一场效应管Ql的漏极)输出高电平;而当光模块芯片信号输出端口的输出信号为高电平时(通过将光模块芯片信号输出端口经第四电阻R4与RX_VCC相连实现其高电平的输出),第一场效应管Ql导通,由于Ql的源极接地,此时,所述保护电路输出端(第一场效应管Ql的漏极)输出低电平。进一步的,所述OD保护电路还包括, 第二场效应管Q2,所述第二效应管Q2的源极接地;所述第二效应管Q2的栅极与所述第一效应管Ql的漏极连接;所述第二效应管Q2的漏极为所述OD保护电路的输出端,所述输出端与主机侧的输入端口连接; 第五电阻R5,设置在所述上拉电源及第二效应管Q2的栅极之间,用于为所述第二效应管Q2的栅极提供上拉电压。增加了第二场效应管Q2的作用是,使得保护电路的输出与光模块芯片的信号输出端口的输出保持一致;即,当光模块芯片信号输出端口的输出信号为低电平时,所述第一场效应管Ql截止,所述第二场效应管Q2的栅极由于与上拉电源RX_VCC通过第五电阻R5连接,因此,此时其栅极接收到高电平,第二场效应管Q2导通,同样由于Q2的源极接地,进而此时所述保护电路的输出端(第二场效应管Q2的漏极)输出为低电平;与所述光模块芯片的信号输出端口一致;同理,当光模块芯片信号输出端口的输出信号为高电平时(通过将光模块芯片信号输出端口经第四电阻R4与RX_VCC相连实现其高电平的输出),所述第一场效应管Ql导通,同时由于Ql的源极接地,因此Ql的漏极输出低电平,进而第二场效应管Q2截止,所述保护电路的输出(第二场效应管Q2的漏极)由于与主机端的上拉电源HOST VCC连接而输出高电平,从而实现所述保护电路的最终输出与所述光模块芯片信号输出端口的输出信号保持一致。所述第四电阻R4及第五电阻R5的阻值均为10k。本专利技术同时提供一种光模块信号输出端口,所述光模块输出端口包含如上所述的OD保护电路及光模块芯片信号输出端口,所述光模块芯片的信号输出端口外连接有OD保护电路;所述OD包括,输入端,与第一场效应管Ql的栅极连接,用于接收光模块信号输出端口的输出信号LOS ;上拉电源,通过第四电阻R4与所述输入端连接,用于为所述第一场效应管Ql的栅极提供上拉电压;第一场效应管Q1,所述第一场效本文档来自技高网...

【技术保护点】
一种光模块信号输出端口OC保护电路,其特征在于,包括,输入端,通过第二电阻R2与第一晶体管T1的基极连接,用于接收光模块芯片信号输出端口的输出信号LOS;上拉电源,通过第一电阻R1与所述输入端连接,用于为所述第一晶体管T1的基极提供上拉电压;第一晶体管T1,所述第一晶体管T1的射极接地;所述第一晶体管T1的集极为所述OC保护电路的输出端,所述输出端与主机侧的输入端口连接。

【技术特征摘要】

【专利技术属性】
技术研发人员:谢初旭黄远军许远忠
申请(专利权)人:索尔思光电成都有限公司
类型:发明
国别省市:四川;51

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1