10GBASE-T系统中LDPC编码器的方法和装置制造方法及图纸

技术编号:12520167 阅读:79 留言:0更新日期:2015-12-17 11:07
公开了一种用于数据编码的方法。通信设备接收要被编码成码字(c)的一组信息位,该码字(c)包括该组信息位以及一组奇偶校验位。第一位值被指派给该组奇偶校验位中的第一奇偶校验位。剩余的奇偶校验位随后被至少部分地基于被指派给第一奇偶校验位的第一位值来进行编码。该设备可以使用该组信息位和用于低密度奇偶校验(LDPC)码的奇偶校验矩阵(H)来对剩余的奇偶校验位进行编码。该设备也可以基于奇偶校验矩阵H的线性无关行来生成新的奇偶校验矩阵(H0),并且基于方程:H0c=0来迭代地对每个剩余的奇偶校验位进行求值。该设备可以接着确定经编码的码字c在给定了该LDPC码的前提下是否是有效码字,并且若c不是有效码字则改变该码字的一个或多个位值。

【技术实现步骤摘要】
【国外来华专利技术】
本申请实施例一般涉及数据通信中的检错,并尤其涉及基于低密度奇偶校验(LDPC)编码的检错和/或纠错。相关技术背景许多通信系统使用纠错码。具体而言,纠错码可通过在数据流中引入冗余度来补偿这些系统中固有的信息传递不可靠性。低密度奇偶校验(LDPC)码是一种特定类型的纠错码,其使用迭代编码系统。LDPC码可由二部图(常常称为“Tanner图”)来表示,其中一组变量节点对应于码字的信息位,并且一组校验节点表示定义该码的奇偶校验约束。变量节点和校验节点在该图中若被边连接,则它们被认为是“邻居”。当且仅当对于每个校验节点,与所有相邻变量节点相关联的位的模2总和为O (即,它们包括偶数个I)时,与变量节点序列具有一对一关联的位序列才是有效码字。例如,图1A示出表示示例性LDPC码的二部图100。二部图100包括连接至4个校验节点120 (由正方形表示)的一组5个变量节点100 (由圆形表示)。图100中的边将变量节点110连接至校验节点120。图1B示出二部图100的矩阵表示150。矩阵表示150包括奇偶校验矩阵H和码字向量X,其中1115表示码字X的位。更具体地,当且仅当Hx =O时,码字向量X才表示有效码字。所接收到的LDPC码字可被解码以产生原始码字的经重构版本。在不存在差错的情况下或者在可纠正差错的情形中,解码可被用来恢复已被编码的原始数据单元。例如,LDPC解码器可通过以下操作来工作:沿着各边在二部图100内交换消息,以及通过基于传入消息在各节点处执行计算来更新这些消息。图100中的每个变量节点110可初始地被提供以“软位”(例如,表示码字的收到位),其指示如由从通信信道所作的观察所确定的相关联位的值的估计。LDPC解码器可以通过基于对应的LDPC码的奇偶校验约束来迭代地从存储器读取软位及将软位迭代地写回存储器来更新软位。用于解码LDPC码字的奇偶校验矩阵H是“稀疏”的(即,矩阵H包含的I显著少于O)。例如,IEEE 802.3an以太网标准所采用的LDPC码为行权重为32且列权重为6的384x2048矩阵。换句话说,H的每一行有32个1,并且H的每一列由6个I。H的稀疏性使得能对所接收到的码字进行高效解码。相反,一般用于对LDPC码字进行编码的生成矩阵(G)并不是稀疏的(例如,GHt= O)。由此,由于此类高编码复杂度,实现生成矩阵G的LDPC编码器常常是十分复杂和/或低效的。概沭提供本概述以便以简化形式介绍将在以下的详细描述中进一步描述的一些概念。本概述并非旨在标识出要求保护的主题内容的关键特征或必要特征,亦非旨在限定要求保护的主题内容的范围。所公开的操作的设备和方法可协助对要被传送到另一设备的数据进行编码。对于一些实施例,该设备可包括用以存储要被编码成码字(C)的一组信息的存储器元件,其中该码字包括该组信息位和一组奇偶校验位;以及一个或多个处理器,用以(i)将第一位值指派给该组奇偶校验位中的第一奇偶校验位,以及(ii)至少部分地基于指派给第一奇偶校验位的第一位值来编码该组奇偶校验位中的剩余奇偶校验位。该一个或多个处理器可以使用该组信息位和用于低密度奇偶校验(LDPC)码的奇偶校验矩阵(H)来对剩余的奇偶校验位进行编码。该一个或多个处理器也可以确定经编码的码字在给定了该LDPC码的前提下是否是有效码字,并且若其不是有效码字则改变该码字的一个或多个位值。对于一些实施例,可以基于奇偶校验矩阵H的线性无关行来生成新的奇偶校验矩阵(H。)。每个剩余的奇偶校验位可以接着基于方程:Η# = O来被迭代地求值。具体地,剩余的奇偶校验位可以通过迭代地解一个或多个向量方程来被求值。对于一些实施例,若该码字不是有效码字,则第一奇偶校验位可以被指派第二位值。该一个或多个处理器可以接着确定剩余的奇偶校验位中的哪些(若有)受到第一奇偶校验位的影响,并且改变这些受影响的奇偶校验位的位值。例如,该一个或多个处理器可以在查找表中查找受影响的奇偶校验位。使用奇偶校验矩阵H(例如,而非生成矩阵G)来编码LDPC码字会由于H的稀疏性而实质性地降低编码操作的复杂度。此外,假定第一奇偶校验位的位值以及基于该假定迭代地对剩余的奇偶校验位进行求值使得LDPC编码操作能以实质上线性的方式被快速执行。此外,因为仅有有限数目的剩余奇偶校验位可能受到第一奇偶校验位的值的不正确假定的影响,所以基于不正确的假定所生成的码字可以后续用单步被纠正(例如,通过改变受影响的奇偶校验位的位值)。附图简沐本专利技术各实施例是作为示例来解说的,且不旨在受附图中各图的限定,其中:图1A-1B示出了示例性LDPC码的图和矩阵表示;图2示出根据一些实施例的通信系统;图3是描绘根据一些实施例的数据编码操作的解说性流程图;图4是根据一些实施例的LDPC处理设备的框图;图5是描绘根据一些实施例的对码字的奇偶校验位进行求值的方法的解说性流程图;图6是描绘根据一些实施例的另一数据编码操作的解说性流程图;以及图7是根据一些实施例的编码器的框图。详细描沐在以下描述中,阐述了众多具体细节(诸如具体组件、电路、和过程的示例),以提供对本公开的透彻理解。如本文所使用的,术语“耦合”意指直接连接到、或通过一个或多个居间组件或电路来连接。而且,在以下描述中并且出于解释目的,阐述了具体的命名以提供对本公开各实施例的透彻理解。然而,对于本领域技术人员将明显的是,可以不需要这些具体细节就能实践本专利技术各实施例。在其他实例中,以框图形式示出公知的电路和设备以避免混淆本公开。本文所描述的各种总线上所提供的任何信号可以与其他信号进行时间复用并且在一条或多条共用总线上提供。另外,各电路元件或软件块之间的互连可被示为总线或单信号线。每条总线可替换地是单信号线,而每条单信号线可替换地是总线,并且单线或总线可表示用于各组件之间的通信的大量物理或逻辑机制中的任一个或多个。本专利技术各实施例不应被解释为限于本文描述的具体示例,而是在其范围内包括由所附权利要求所限定的所有实施例。图2示出根据一些实施例的通信系统200。发射机210将信号发射到信道220上,并且接收机230从信道220接收该信号。发射机210和接收机230可以是例如计算机、交换机、路由器、集线器、网关、和/或类似设备。对于一些实施例,通信系统是基于IEEE802.3an以太网标准的10GBASE-T以太网系统(例如,信道220是有线链路),虽然其他的有线通信标准也可以被系统200所采用。在其他实施例中,信道220可以是无线的。通信系统200中的各个组件的瑕疵可能成为信号损伤的源,并由此导致信号降级。例如,信道220中的瑕疵可能引入信道畸变,其可包括线性畸变、多径效应、和/或加性高斯白噪声(AWGN)。为了对抗潜在的信号降级,发射机210和接收机230可分别包括LDPC编码器和解码器。特别地,发射机210可对传出数据执行LDPC编码以产生能由接收机230后续解码(例如,通过LDPC解码操作)以恢复原始数据的码字。对于一些实施例,发射机210可基于与发射机210和接收机230双方所使用的LDPC码相关联的奇偶校验矩阵(H)来生成码字。进一步,对于一些实施例,发射机210可以通过为第一奇偶校验位假定初始位值并且基于该第一奇偶校验位的初始位值迭代地对剩本文档来自技高网...

【技术保护点】
一种数据编码的方法,包括:接收要被编码成码字(c)的一组信息位,其中所述码字(c)包括所述一组信息位以及一组奇偶校验位;将第一位值指派给所述一组奇偶校验位中的第一奇偶校验位;以及至少部分地基于指派给所述第一奇偶校验位的所述第一位值来编码所述一组奇偶校验位中的剩余奇偶校验位。

【技术特征摘要】
【国外来华专利技术】

【专利技术属性】
技术研发人员:J·李Y·薛Y·黄C·许J·侯
申请(专利权)人:高通股份有限公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1