一种生成系统互连单元的方法及装置、一种系统互连单元制造方法及图纸

技术编号:12383962 阅读:77 留言:0更新日期:2015-11-25 15:10
本发明专利技术提供了一种生成系统互连单元的方法及装置、一种系统互连单元,该方法,包括:确定发送端的输出阻抗、传输通道模块的通道阻抗和所述接收端的输入阻抗的匹配关系,匹配关系满足:传输通道模块的通道阻抗小于接收端的输入阻抗;或,发送端的输出阻抗小于传输通道的通道阻抗,且传输通道的通道阻抗等于接收端的输入阻抗;设置发送端、传输通道模块和接收端,使得发送端的输出阻抗、传输通道模块的通道阻抗和接收端的输入阻抗满足匹配关系;将发送端与传输通道模块相连,将传输通道模块与接收端相连。本发明专利技术提供了一种生成系统互连单元的方法及装置、一种系统互连单元,能够提高信号的传输质量。

【技术实现步骤摘要】

本专利技术涉及电子
,特别涉及一种生成系统互连单元的方法及装置、一种 系统互连单元。
技术介绍
随着科学技术的快速发展,用户对信号传输的质量的要求越来越高。系统互连单 元用于连接不同系统,传递系统之间信号的单元,系统互连单元的信号传递质量将对信号 的传输过程有很大影响。信号在系统互连单元的传输路径上的多次反射会引起的信号完整 性问题,降低了信号传输的质量,这主要是由信号传输通道与芯片发送器输出阻抗和接收 端输入阻抗的不匹配造成的。 为了提高信号传输的质量,传统高速互连设计时,都以各模块的阻抗值相互匹配 为设计原则。具体地,将传输通道模块的通道阻抗、与传输通道模块相连的发送端的输出阻 抗、与传输通道模块相连的接收端的输入阻抗设计为相同的阻抗值。这样可以使得服务器 的系统互连单元中的发送端、传输通道模块和接收端的阻抗相匹配,进而能够提高信号传 输的质量。 通过上述描述可见,现有技术中将通道阻抗、发送端的输出阻抗、接收端的输入阻 抗设计为相同的阻抗值,以提高信号传输的质量。然而,在某些产品开发时,由于选取的发 送端的芯片的输出阻抗、接收端的芯片的输入阻抗较大,导致在设计传输通道模块时,需要 将通道阻抗也设计成相等的阻抗值,使得通道阻抗较大,比如:100 〇hm,会造成传输通道模 块在满足阻抗值要求下,其线宽较细,由于线宽变细,会引起信号传导损耗增大,降低了信 号的传输质量。
技术实现思路
有鉴于此,本专利技术提供了一种生成系统互连单元的方法及装置、一种系统互连单 元,能够提高信号的传输质量。 第一方面,本专利技术提供了一种生成系统互连单元的方法,包括: 待生成的系统互连单元,包括:发送端、传输通道模块和接收端; 确定所述发送端的输出阻抗、所述传输通道模块的通道阻抗和所述接收端的输入 阻抗的匹配关系,其中,所述匹配关系满足:所述传输通道模块的通道阻抗小于所述接收端 的输入阻抗;或,所述发送端的输出阻抗小于所述传输通道的通道阻抗,且所述传输通道的 通道阻抗等于所述接收端的输入阻抗; 设置所述发送端、所述传输通道模块和所述接收端,使得所述发送端的输出阻抗、 所述传输通道模块的通道阻抗和所述接收端的输入阻抗满足所述匹配关系; 将所述发送端与所述传输通道模块相连,将所述传输通道模块与所述接收端相 连。 进一步地,所述确定所述发送端的输出阻抗、所述传输通道模块的通道阻抗和所 述接收端的输入阻抗的匹配关系,包括:确定所述发送端的输出阻抗、所述传输通道模块的 通道阻抗和所述接收端的输入阻抗的匹配关系为:所述发送端的输出阻抗小于所述传输通 道模块的通道阻抗,且所述传输通道模块的通道阻抗小于所述接收端的输入阻抗。 进一步地,所述确定所述发送端的输出阻抗、所述传输通道模块的通道阻抗和所 述接收端的输入阻抗的匹配关系,包括:确定所述发送端的输出阻抗、所述传输通道模块的 通道阻抗和所述接收端的输入阻抗的匹配关系为:所述发送端的输出阻抗大于所述传输通 道模块的通道阻抗,且所述传输通道模块的通道阻抗小于所述接收端的输入阻抗。 进一步地,所述确定所述发送端的输出阻抗、所述传输通道模块的通道阻抗和所 述接收端的输入阻抗的匹配关系,包括:确定所述发送端的输出阻抗、所述传输通道模块的 通道阻抗和所述接收端的输入阻抗的匹配关系为:所述发送端的输出阻抗等于所述传输通 道模块的通道阻抗,且所述传输通道模块的通道阻抗小于所述接收端的输入阻抗。 进一步地,包括: 所述传输通道模块的通道阻抗为印制电路板PCB的走线Trace阻抗; 所述设置所述发送端、所述传输通道模块和所述接收端,包括: 通过所述PCB实现所述传输通道模块,调节所述PCB上的走线的线宽使得所述PCB 的Trace阻抗满足所述匹配关系。 第二方面,本专利技术提供了一种生成系统互连单元的装置,包括: 待生成的系统互连单元,包括:发送端、传输通道模块和接收端; 匹配关系确定单元,用于确定所述发送端的输出阻抗、所述传输通道模块的通道 阻抗和所述接收端的输入阻抗的匹配关系,其中,所述匹配关系满足:所述传输通道模块的 通道阻抗小于所述接收端的输入阻抗;或,所述发送端的输出阻抗小于所述传输通道的通 道阻抗,且所述传输通道的通道阻抗等于所述接收端的输入阻抗; 阻抗设置单元,用于设置所述发送端、所述传输通道模块和所述接收端,使得所述 发送端的输出阻抗、所述传输通道模块的通道阻抗和所述接收端的输入阻抗满足所述匹配 关系; 连接单元,用于将所述发送端与所述传输通道模块相连,将所述传输通道模块与 所述接收端相连。 进一步地,所述匹配关系确定单元,用于确定所述发送端的输出阻抗、所述传输通 道模块的通道阻抗和所述接收端的输入阻抗的匹配关系为:所述发送端的输出阻抗小于 所述传输通道模块的通道阻抗,且所述传输通道模块的通道阻抗小于所述接收端的输入阻 抗。 进一步地,所述匹配关系确定单元,用于确定所述发送端的输出阻抗、所述传输 通道模块的通道阻抗和所述接收端的输入阻抗的匹配关系为:所述发送端的输出阻抗大于 所述传输通道模块的通道阻抗,且所述传输通道模块的通道阻抗小于所述接收端的输入阻 抗。 进一步地,所述匹配关系确定单元,用于确定所述发送端的输出阻抗、所述传输通 道模块的通道阻抗和所述接收端的输入阻抗的匹配关系为:所述发送端的输出阻抗等于 所述传输通道模块的通道阻抗,且所述传输通道模块的通道阻抗小于所述接收端的输入阻 抗。 进一步地,包括: 所述传输通道模块的通道阻抗为印制电路板PCB的走线Trace阻抗; 所述阻抗设置单元,用于通过所述PCB实现所述传输通道模块,调节所述PCB上的 走线的线宽使得所述PCB的Trace阻抗满足所述匹配关系。 第三方面,本专利技术提供了一种系统互连单元,包括: 发送端、传输通道模块、接收端; 所述发送端与所述传输通道模块相连,所述传输通道模块与所述接收端相连; 所述发送端,用于将接收到的信号通过所述传输通道模块发送给所述接收端; 所述传输通道模块,用于连接所述发送端和所述接收端,将所述发送端发来的信 号发送给所述接收端; 所述接收端,用于接收所述传输通道模块发来的信号; 所述发送端的输出阻抗、所述传输通道模块的通道阻抗和所述接收端的输入阻抗 的匹配关系满足: 所述传输通道模块的通道阻抗小于所述接收端的输入阻抗; 或,所述发送端的输出阻抗小于所述传输通道的通道阻抗,且所述传输通道的通 道阻抗等于所述接收端的输入阻抗。 进一步地,包括:所述发送端的输出阻抗、所述传输通道模块的通道阻抗和所述接 收端的输入阻抗的匹配关系为:所述发送端的输出阻抗小于所述传输通道模块的通道阻 抗,且所述传输通道模块的通道阻抗小于所述接收端的输入阻抗。 进一步地,所述发送端的输出阻抗、所述传输通道模块的通道阻抗和所述接收端 的输入阻抗的匹配关系为:所述发送端的输出阻抗大于所述传输通道模块的通道阻抗,且 所述传输通道模块的通道阻抗小于当前第1页1 2 3 4 本文档来自技高网...

【技术保护点】
一种生成系统互连单元的方法,其特征在于,包括:待生成的系统互连单元,包括:发送端、传输通道模块和接收端;确定所述发送端的输出阻抗、所述传输通道模块的通道阻抗和所述接收端的输入阻抗的匹配关系,其中,所述匹配关系满足:所述传输通道模块的通道阻抗小于所述接收端的输入阻抗;或,所述发送端的输出阻抗小于所述传输通道的通道阻抗,且所述传输通道的通道阻抗等于所述接收端的输入阻抗;设置所述发送端、所述传输通道模块和所述接收端,使得所述发送端的输出阻抗、所述传输通道模块的通道阻抗和所述接收端的输入阻抗满足所述匹配关系;将所述发送端与所述传输通道模块相连,将所述传输通道模块与所述接收端相连。

【技术特征摘要】

【专利技术属性】
技术研发人员:武宁李永翠
申请(专利权)人:浪潮电子信息产业股份有限公司
类型:发明
国别省市:山东;37

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1