谐振钟控模式和常规钟控模式之间的转换制造技术

技术编号:12012707 阅读:106 留言:0更新日期:2015-09-05 14:04
一种谐振时钟网络包括通过多个开关耦接至所述时钟网络的电感器。当所述时钟网络进入谐振模式时,将所述电感器耦接至所述时钟网络的所述开关的接通交错进行。所述时钟网络可由多个区域形成,每个区域具有其自己的电感器和开关。每个区域的开关的接通可相对于其它区域的开关的接通以及区域内的开关的接通交错进行。除了在进入所述谐振模式时使所述开关的接通交错进行之外,在退出所述谐振操作模式时,所述开关可以交错方式关断。

【技术实现步骤摘要】
【国外来华专利技术】谐振钟控模式和常规钟控模式之间的转换
所公开的实施方案涉及集成电路中的时钟分配网络,并且更具体地说涉及将谐振时钟网络从谐振钟控模式切换至常规钟控模式。
技术介绍
在现今大多数高性能数字电路中,至少部分地由于连接至时钟网络的寄生电容,时钟分配网络占总功率消耗的相当大的部分。对于大多数电子电路,尤其对于用于移动应用的电子电路来说,减少功率消耗是令人关注的。谐振时钟是减少与时钟分配网络相关联的功率消耗的一种方法。然而,谐振钟控并非在可在许多当前微处理器或其它集成电路系统中使用的全部广泛范围频率下良好运作。本专利技术的公开内容在一些实施方案中,方法包括当将时钟网络切换至谐振操作模式时,以交错方式接通将电感器耦接至时钟网络的第一多个开关。在一些实施方案中,方法包括当将时钟网络切换出谐振操作模式时,以交错方式关断将电感器耦接至时钟网络的多个开关。在一些实施方案中,集成电路包括电感器和第一多个开关,所述第一多个开关形成将电感器选择性耦接至时钟网络的第一开关组。在将时钟网络切换至谐振操作模式时,控制逻辑使开关的接通交错进行。在一些实施方案中,集成电路包括电感器和多个开关,所述多个开关将电感器选择性耦接至时钟网络。控制逻辑被配置成在将时钟网络切换出谐振操作模式时,使将电感器连接至时钟网络的开关的关断交错进行。在一些实施方案中,非暂态计算机可读介质存储编码集成电路的功能描述的计算机可读数据结构,集成电路包括电感器和第一多个开关,所述第一多个开关形成将电感器选择性耦接至时钟网络的第一开关组。集成电路还包括控制逻辑,所述控制逻辑被配置成在将时钟网络切换至谐振操作模式时使开关的接通交错进行。附图简述通过参看附图,可以更好地理解本专利技术,并且可以使本专利技术的众多目标、特征和优点对于本领域的技术人员来说显而易见。图1A示出支持谐振钟控和常规钟控二者的谐振时钟系统的实施方案。图1B示出支持谐振钟控和常规钟控二者的谐振时钟系统的实施方案。图2示出与图1A的实施方案相关联的示例性波形。图3示出具有驱动时钟网络的多个时钟驱动器和连接至时钟网络的多个电感器的谐振时钟系统的实施方案。图4A示出根据实施方案的开关组的实例。图4B示出与图4A的开关组相关联的控制信号的断言的示例性定时。图4C示出分配至开关组中的每个开关的开关组400的一部分的实例。图4D示出启用开关组的示例性控制逻辑。图5示出具有两阶段接通的实施方案的示例性时钟波形。图6A示出具有三个时钟域的时钟网络的实施方案的逐步接通的示例性控制信号。图6B示出具有三个时钟域的时钟网络的实施方案的逐步接通的示例性控制逻辑。图7示出可在退出谐振模式时发生的电压过冲。图8示出具有与电感器并联连接以解决可由关断模式开关导致的可靠性问题的节流开关的实施方案。图9示出使启用信号的关断交错进行以逐渐地关断谐振模式的实施方案。图10示出实施方案中在退出谐振模式时停用(关断)开关组的开关的示例性控制逻辑。图11示出提供具有多个时钟域的时钟网络的逐渐关断解决方案的实施方案。在不同图中使用相同参考符号指示类似或相同项目。实施本专利技术的方式在现今大多数高性能数字电路中,由于连接至时钟网络的寄生电容,时钟分配网络占总功率消耗的相当大的部分。实施更节能时钟分配的一种技术是谐振钟控。图1A示出支持谐振钟控和常规钟控二者的谐振时钟系统100的简化模型。谐振时钟系统100的明显特征是使用与时钟网络102的寄生电容103并联连接的电感器101,时钟网络102形成谐振时钟系统100的一部分。时钟驱动器的作用是只补充在LC系统的寄生电阻中损失的能量。因此,谐振时钟依赖于有效LC谐振来获得能量效率。对于没有寄生电阻的理想电感器和互连件,时钟网络将在零能量散逸下振动。谐振钟控在接近于谐振频率的频率下最有效。在比谐振频率低得多的频率下驱动谐振时钟网络产生妨碍处理器的正确操作的畸形时钟波形。现代微处理器和其它集成电路在设计成在单一频率下谐振的纯谐振时钟网络不能支持的频率范围内操作。在一些实施方案中,这导致双时钟模式的使用。在接近谐振频率的频率下,处理器以谐振时钟模式操作。在谐振时钟可稳健地操作的范围之外的频率下,处理器以常规模式运作。在一些实施方案中,这可通过沿着如图1A中示出的具有电感器的串联路径使用模式开关105来完成。模式开关105(MSw)在谐振操作(rclk)期间闭合以将电感器耦接至时钟网络,并且在常规模式(cclk)下断开以便使电感器与网络断开连接。在一些实施方案中,模式开关105(MSw)如图1A中示出来定位。可包括电容器109和111以确保电感器101的n1节点在AC意义上接地。这避免跨越电感器的DC下降(这将导致电流积累),以使得节点n1具有时钟信号的自然DC值,并且同时在谐振频率下提供极低阻抗,以使得电感器101和时钟网络电容负载看起来像并联LC储能电路,其中电容器109和111似乎类似于接地连接。虽然模式开关105在图1A的实施方案中示出为安置于clk节点113与电感器101之间,但各种其它模式开关安置是可能的,包括位于电感器101与电容器电路107之间,以及在具有由晶体管115和117形成的模式开关的标头-标尾配置(header-footerconfiguration)中,晶体管115和117分别位于电源端子与电容器109之间以及电容器111与接地端子之间,如图1B中示出。图2示出clk信号(图1A中)、Msw启用信号和n_bypass(图1A中的n1)的波形。Msw启用信号指示何时使用图1A示出的MSW_enx和MSW_en控制信号来接通(闭合)模式开关105的pFET和nFET。图2示出图1A中的时钟系统从常规时钟模式(其中模式开关105断开)转换至谐振模式(其中模式开关105闭合)时的波形。如果节点n0上的电压不接近VDD/2(大约一半时钟信号(clk)峰值),那么闭合MSw开关105导致时钟网络102的显著负载。时钟网络的此突然负载对时钟波形具有不利影响,如由时钟上升/下降时间的增加和201处的时钟振幅的减小所见。所述对时钟波形的影响可导致系统中的定时故障。此外,流经开关以对储能电容器电路107充电的高电流可具有信号电迁移倾向,从而影响零件寿命。不论MSw开关的安置如何,常规模式与谐振模式之间的转换导致需要以受控方式执行以避免对时钟的不利影响。本文描述的实施方案通过受控地将电容器电路107充电至时钟的静态电压来避免对电容器电路107充电所导致的时钟网络的突然负载。图3示出具有驱动时钟网络的多个时钟驱动器303和连接至时钟网络的多个电感器101的谐振时钟系统300的实施方案的简化高层次图。谐振时钟系统300通常分布遍及核并且由多个驱动器驱动。在实施方案中,由驱动器和/或电感器提供服务的时钟网络的每个区域可被认为是一个时钟域。时钟网络由若干这类单独但是连接的时钟域构成。在一些实施方案中,假设(在不失一般性情况下)时钟负载划分至通过时钟网络紧密连接在一起以使得其在相同频率下振动的m个时钟域。为简单起见,假设每个域由驱动器驱动并且具有连接至域的电感器。时钟波形变形的原因是因电容器电路107造成的网络的突然负载。突然负载问题的一种解决方案是允许更逐渐地对电容器电路107充电,从而降低网络上的电流需求。通过每电本文档来自技高网...
谐振钟控模式和常规钟控模式之间的转换

【技术保护点】
一种方法,其包括:在将时钟网络切换至谐振操作模式时,以交错方式接通将电感器耦接至所述时钟网络的第一多个开关。

【技术特征摘要】
【国外来华专利技术】2012.08.31 US 61/695,702;2013.08.09 US 13/963,3001.一种用于在谐振钟控模式和常规钟控模式之间转换的方法,其包括:在将时钟网络切换出常规操作模式并且切换至谐振操作模式时,以交错方式接通将电感器耦接至所述时钟网络的第一多个开关,所述第一多个开关并联,其中,所述以交错方式接通包括:接通所述第一多个开关的第一开关中的第一和第二晶体管以接通所述第一开关,以及从所述第一开关被接通开始一段延迟之后,接通所述第一多个开关的第二开关中的第三和第四晶体管以接通所述第二开关。2.如权利要求1所述的方法,其还包括:在将所述时钟网络切换至所述谐振操作模式时,以交错方式接通将第二电感器耦接至所述时钟网络的第二多个开关;以及使所述第一多个开关的接通相对于所述第二多个开关的接通交错进行。3.如权利要求1至2中任一项所述的方法,其还包括:在将所述时钟网络切换出谐振操作模式时,以交错方式关断将所述电感器耦接至所述时钟网络的所述第一多个开关,以使所述电感器与所述时钟网络断开连接。4.如权利要求3所述的方法,其中将所述电感器耦接至所述时钟网络的所述交错方式与使所述电感器与所述时钟网络断开连接的所述交错方式的差异至少在于接通或关断所述多个开关的定时或次序。5.一种用于在谐振钟控模式和常规钟控模式之间转换的方法,其包括:在将时钟网络切换出谐振操作模式并且切换至常规操作模式时,以交错方式关断将电感器耦接至所述时钟网络的第一多个开关,所述第一多个开关并联,其中,所述以交错方式关断包括:关断所述第一多个开关的第一开关中的第一和第二晶体管以关断所述第一开关,以及从所述第一开关被关断开始一段延迟之后,关断所述第一多个开关的第二开关中的第三和第四晶体管以关断所述第二开关。6.如权利要求5所述的方法,其还包括:在将所述时钟网络切换出谐振操作模式时,以交错方式关断将第二电感器耦接至所述时钟网络的第二多个开关;以及使所述第一多个开关的关断相对于所述第二多个开关的关断交错进行。7.一种集成电路,其包括:电感器;第一多个开关,其形成将所述电感器选择性耦接至时钟网络的第一开关组,所述第一多个开关并联;以及控制逻辑,其被配置成在将所述时钟网络切换出常规操作模式并且切换至谐振操作模式时,使所述第一多个开关的接通交错进行,其中,所述第一多个开关的交错接通使得接通所述第一多个开关的第一开关中的第一和第二晶体管发生在接通所述第一多个开关的第二开关中的任何晶体管之前。8.如权利要求7所述的集成电路,其还包括控制逻辑,所述控制逻辑被配置成在使所述电感器与所述时钟网络断开连接以退出所述谐振操作模式时,使所述第一多个开关的关断交错进行。9.如权利要求7所述的集成电路,其还包括:第二开关组,其包括将第二电感器耦接至所述时钟网络的第二多个开关;其中所述控制逻辑进一步被配置成使所述第一开关组的接通相对于所述第二开关组交错进行。10.如权利要求7或8所述的集成电路,其中所述时钟网络包括多个时钟域,并且其中每个时钟域包括电感器以及将所述电感器耦接至所述时钟域中的相应一个时钟域的开关组。11.如权利要求7或8所述的集成电路,其中在所述第一多个开关中的第一开关中使用的第一晶体管的尺寸不同于在所述第一多个开关中的第二开关中使用的第三晶体管的尺寸,从而允许所述第一开关与所述第二开关运载...

【专利技术属性】
技术研发人员:维斯维什·S·萨瑟斯里坎斯·阿卡普迪查尔斯·欧阳凯尔·维奥
申请(专利权)人:超威半导体公司
类型:发明
国别省市:美国;US

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1