【技术实现步骤摘要】
本专利技术涉及测试
,具体涉及一种用于频率计数器的锁相环电路。
技术介绍
在频率计数器中,需要用到一个稳定的,高频率的时钟来计量待测频率的周期个 数。理论上,计数的时钟频率越高,所能够获得的测量结果也就越精确。高频率的计数时钟 需要通过锁相环电路来实现。传统的锁相环电路中的低通环路滤波器LPF的特性,使得压 控振荡器VCO的输出抖动比较大,而抖动大的计数时钟将会对影响对待测信号测量的准确 性。 现有的锁相环电路计数主要存在两个问题:输出频率抖动和锁定时间长。输出 频率抖动主要是由于模拟低通环路滤波器的转折频率不能做到很低引起的,而锁定时间则 与低通环路滤波器的带宽有关系,带宽太宽确实能大大缩短锁定时间,但是带来的问题是 系统抗干扰的下降,如果系统带宽很窄,能提高系统的抗干扰能力,但是会延长系统锁定时 间。
技术实现思路
针对现有技术存在的缺陷,本专利技术的目的在于提出用于频率计数器的锁相环电 路,将参考频率值与压控振荡器VCO的N分频后的频率值进行作差处理,并通过数字式的 PID控制器对该频率差值进行处理,以期获得抖动更小,锁定时间更短的500MHz计数时钟 信号。 为达上述目的,本专利技术提供了一种用于频率计数器的锁相环电路,包括顺次连接 的鉴相器、环路滤波器、射频单元、压控振荡器、N分频器;还包括比例积分微分PID控制单 元,串联在所述鉴相器和环路滤波器之间; 所述鉴相器的第一输入端接入参考输入信号,第二输入端与所述N分频器的输出 端连接,用于将所述参考输入信号和经N分频器分频后的输出信号做差,得到两者的偏差 信号并输出; 所述环 ...
【技术保护点】
一种用于频率计数器的锁相环电路,包括顺次连接的鉴相器、环路滤波器、射频单元、压控振荡器、N分频器;其特征在于,还包括比例积分微分PID控制单元,串联在所述鉴相器和环路滤波器之间;所述鉴相器的第一输入端接入参考输入信号,第二输入端与所述N分频器的输出端连接,用于将所述参考输入信号和经N分频器分频后的输出信号做差,得到两者的偏差信号并输出;所述环路滤波器为低通滤波器LPF,用于将接入的所述偏差信号滤波,滤除其中的交流分量,得到滤波后的信号;所述射频单元用于将所述滤波后的信号分为两路,第一路作为输出计数频率信号用来计数;第二路发送到所述压控振荡器中;所述压控振荡器,用于将所述第二路信号调频后输出至所述N分频器;所述N分频器用于将调频后的信号分频,并将分频后的输出信号输出至所述鉴相器;所述PID控制单元用于将所述偏差信号分别经比例和积分后,输出至所述环路滤波器。
【技术特征摘要】
【专利技术属性】
技术研发人员:刘纪龙,王励,贺增昊,刘永,
申请(专利权)人:中国电子科技集团公司第四十一研究所,
类型:发明
国别省市:山东;37
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。