【技术实现步骤摘要】
本专利技术涉及通信
,尤其涉及一种提高视频解码器cache处理效率的方法及其系统。
技术介绍
现有的视频解码器cache在处理每一个地址命令时需要耗费一定的cycle (循环)数,因此视频解码器cache前端有大量的地址命令输入时,会造成视频解码器cache的繁忙,造成视频解码器cache处理效率的降低。参见图1所示,现有技术在视频解码器cache的前后端处理模块上,对输入的参考块地址只是按规则顺序生成发至视频解码器cache的地址命令,即参考块输入到Cache地址生成器后生产对应的参考块的地址,视频解码器cache根据地址,从DDR中获得数据data,将数据放入到对应的参考块的地址上。这样,视频解码器cache在处理顺序进来的地址命令时压力比较大,瓶颈就会出现在视频解码器cache的处理能力上。现有技术中公开了一种“优化的数据去重复的动态高速缓存模块选择的方法和系统”,见公开号为:104050098A,公开日为:2014-09-17的中国专利,该专利技术的实施例提供用于针对优化的数据去重复的动态高速缓存模块选择的方法、系统和计算机程序产品。在该专 ...
【技术保护点】
一种提高视频解码器cache处理效率的方法,其特征在于:在视频解码器cache的输入端增加一地址压缩器,该地址压缩器对连续输入的两个或者多个参考块的地址进行地址的展开,在展开的基础上,对连续的参考块中相同的地址进行折叠操作,并标记折叠合并后的地址的位置;在视频解码器cache的输出端增加一地址解压器,该地址解压器处理地址压缩器传过来的标记,并利用该标记,在相对应的参考块的数据进来时,还原折叠的地址上的数据。
【技术特征摘要】
【专利技术属性】
技术研发人员:张圣钦,陈梅芬,
申请(专利权)人:福州瑞芯微电子有限公司,
类型:发明
国别省市:福建;35
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。