【技术实现步骤摘要】
自适应总线端接设备及方法
本文中所描述的结构及方法涉及例如计算机及微处理器总线的数字信号发射总线,包含此类总线的阻抗端接以减少由总线信号从所述总线的一或多个端往回朝向总线驱动器及接收器的反射导致的干扰。
技术介绍
在当今世界,主动地追求便携式电子装置计算、数字通信及大服务器群的不断增加的计算速度及经减小电力消耗。复杂计算应用、极其复杂的通信算法及大服务器存取负载驱动对计算速度的需求。电池再充电循环之间的经增加时间的用户需求及服务器群的大能量要求驱动对经减小电力消耗的追求。使计算速度的现有技术水平进步同时减小电力消耗是困难的,这是因为这两个问题直接相关。一般来说,增加给定硬件配置的时钟速度引起更高电力消耗。当前计算装置的主要数据带宽瓶颈及电力消耗部分为用于存取可寻址装置的存储器信道及其它并联总线。此类信道及总线(例如,与例如双倍数据速率(“DDR”)同步动态随机存取存储器(“SDRAM”)的当前技术水平的存储器技术相关联的通信信道)在与每一地址、控制及时钟信号路径相关联的端接负载中消耗大量电力。较后端接负载通常由在每一总线信号路径的接收器端处电连接的一或多个固定端接电阻器组成。端接电阻器在接收器端处使总线加负载以吸收可以其它方式往回反射到总线上的接收装置的高速总线信号。此些反射可干扰总线信号在接收装置处的相干接收。图1是计算机存储器总线105的现有技术示意图。计算机存储器总线105是本文中所描述的实施例可适用的并联数字信号总线的实例。在实例性存储器总线105的情形中,由存储器控制器115将地址及控制(“ADD/CTRL”)信号强加于ADD/CTRL信号导体1 ...
【技术保护点】
一种自适应数字信号总线端接设备,其包括:多个端接开关,每一端接开关将在数字信号总线的距所述数字信号总线的驱动器端最远的接收器端处与总线信号导体单个地串联耦合,所述端接开关经配置以在所述端接开关断开时使所述总线信号导体在所述总线的所述接收器端处电断开;多个可变端接电阻器,每一可变端接电阻器串联耦合于对应端接开关的端接端子与共用电压节点之间,所述端接开关的所述端接端子仅在所述端接开关闭合时电连接到所述总线的所述接收器端;及端接逻辑模块,其耦合到所述多个端接开关及所述多个可变端接电阻器以接收总线状态信息或至少一个总线端接命令中的至少一者且通过设置每一端接开关的状态及每一可变端接电阻器的值而针对由所述总线状态信息或所述总线端接命令指示的总线状态选择每一总线信号导体的预定为与所述数字信号总线的可靠操作一致的最高端接电阻。
【技术特征摘要】
2013.12.02 US 61/910,582;2014.07.10 US 14/328,6561.一种自适应数字信号总线端接设备,其包括:多个端接开关,每一端接开关将在数字信号总线的距所述数字信号总线的驱动器端最远的接收器端处与总线信号导体单个地串联耦合,所述端接开关经配置以在所述端接开关断开时使所述总线信号导体在所述总线的所述接收器端处电断开;多个可变端接电阻器,每一可变端接电阻器串联耦合于对应端接开关的端接端子与共用电压节点之间,所述端接开关的所述端接端子仅在所述端接开关闭合时电连接到所述总线的所述接收器端;及端接逻辑模块,其耦合到所述多个端接开关及所述多个可变端接电阻器以接收总线状态信息或至少一个总线端接命令中的至少一者且通过设置每一端接开关的状态及每一可变端接电阻器的值而针对由所述总线状态信息或所述总线端接命令指示的总线状态选择每一总线信号导体的预定为与所述数字信号总线的可靠操作一致的最高端接电阻。2.根据权利要求1所述的自适应数字信号总线端接设备,其进一步包括:电压端接端子“VTT”发电机,其包括耦合到所述共用电压节点以在所述共用电压节点处供应恒定电压电平的电压调节器。3.根据权利要求1所述的自适应数字信号总线端接设备,所述数字信号总线为动态随机存取存储器“DRAM”总线。4.根据权利要求3所述的自适应数字信号总线端接设备,所述总线信号导体选自由地址信号导体、控制信号导体及时钟信号导体组成的群组。5.根据权利要求1所述的自适应数字信号总线端接设备,每一可变端接电阻器进一步包括:多个固定值电阻器的切换式串联及/或并联组合。6.根据权利要求1所述的自适应数字信号总线端接设备,其进一步包括:时钟频率检测逻辑,其耦合到所述端接逻辑模块并将耦合到至少一个总线时钟信号导体以接收至少一个总线时钟信号、感测所述总线时钟信号的频率且将所述数字信号总线的至少一部分的目前操作频率的指示作为所述总线状态信息输出到所述端接逻辑模块。7.根据权利要求1所述的自适应数字信号总线端接设备,其进一步包括:至少一个端接控制总线输入端子,其与所述端接逻辑模块相关联以耦合到端接控制总线且从所述数字信号总线的所述驱动器端处的控制器接收所述总线状态信息或所述总线端接命令,所述总线状态信息或端接阻抗命令将跨越所述端接控制总线而传送且将由所述端接逻辑模块用于设置每一端接开关的状态及每一可变端接电阻器的电阻值。8.根据权利要求1所述的自适应数字信号总线端接设备,其进一步包括:总线命令解码器,其耦合到所述端接逻辑模块并将耦合到所述数字信号总线的至少一部分以跨越所述数字信号总线的所述部分从配置于所述数字信号总线的所述驱动器端处的控制器接收所述总线状态信息、所述总线端接命令或至少一个端接电阻器校准命令中的至少一者且将所述总线状态信息或所述总线端接命令传递到所述端接逻辑模块。9.根据权利要求8所述的自适应数字信号总线端接设备,其进一步包括:校准逻辑模块,其耦合到所述总线命令解码器及所述可变端接电阻器中的每一者以从所述控制器接收所述端接电阻器校准命令、将所述可变端接电阻器的电阻值与配置于所述自适应数字信号总线端接设备外部的精确校准电阻器的电阻值进行比较且校准所述可变端接电阻器的所述电阻值以从设计值调整所述可变端接电阻器的所述电阻值的温度、电压及/或过程诱发的变化。10.一种自适应数字信号总线端接设备,其包括:多个端接开关,每一端接开关将在数字信号总线的距所述数字信号总线的驱动器端最远的接收器端处与总线信号导体单个地串联耦合,所述端接开关经配置以在所述端接开关断开时使所述总线信号导体在所述总线的所述接收器端处电断开;多个可变端接电阻器,每一可变端接电阻器串联耦合于对应端接开关的端接端子与共用电压节点之间,所述端接开关的所述端接端子仅在所述端接开关闭合时电连接到所述总线的所述接收器端;端接逻辑模块,其耦合到所述多个端接开关及所述多个可变端接电阻器以接收总线状态信息或至少一个总线端接命令中的至少一者且通过设置每一端接开关的状态及每一可变端接电阻器的值而针对由所述总线状态信息或所述总线端接命令指示的总线状态选择每一...
【专利技术属性】
技术研发人员:马库斯·迪特尔,索蒂里奥斯·唐布里斯,西瓦·拉古拉姆·普拉萨德·契努帕蒂,
申请(专利权)人:德州仪器德国股份有限公司,
类型:发明
国别省市:德国;DE
还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。