一种存储装置制造方法及图纸

技术编号:11404686 阅读:71 留言:0更新日期:2015-05-03 20:45
本发明专利技术实施例公开了一种存储装置,包括:至少一块印刷线路板PCB和一个双数据速率DDR接口,每块PCB上放置有控制器和存储颗粒,所述存储颗粒与所述控制器连接,所述控制器通过DDR总线与所述DDR接口连接,所述DDR接口放置在其中一块PCB上,所述DDR总线中的DDR数据线由每个控制器对应的DDR数据线组成;所述DDR接口用于与CPU所在主板上的DDR插座连接;其中,每个控制器对应的DDR数据线位数小于所述DDR插座提供的DDR数据线位数;所述控制器接收所述CPU发送的控制信号,并根据所述控制信号从所述存储颗粒读取和/或写入目标数据。采用本发明专利技术实施例,可以降低系统从存储装置读写数据的传输时延。

【技术实现步骤摘要】
一种存储装置
本专利技术涉及计算机
,尤其涉及一种存储装置。
技术介绍
随着终端技术的发展,个人消费者、企业等对于信息存储的需求日益增大,计算机、服务器上的存储压力也越来越大。众所周知,硬盘包括机械硬盘(HardDiskDrive,HDD)和固态硬盘(SolidStateDisk,SSD),其中,固态硬盘摒弃了传统的磁介质,采用电子存储介质进行数据存储和读取,具有读写速度快、抗震性好、功耗低等优点,因此,面对日益增长的数据量和存储需求,固态硬盘得到了广泛的应用。硬盘接口是硬盘与主机系统间的连接部件,作用是在硬盘和主机之间传输数据,硬盘接口的优劣直接影响着系统从硬盘读取数据的传输时延。目前,常见的硬盘接口有IDE(IntegratedDriveElectronics,集成驱动电子设备)、SATA(SerialAdvancedTechnologyAttachment,串行高级技术附件,一种基于行业标准的串行硬件驱动器接口)、SCSI(SmallComputerSystemInterface,小型计算机系统接口)等等,硬盘通过接口与南桥连接,南桥(Southbridge)与北桥(Northbridge)连接(如图1a所示,图1a是现有技术提供的一种固态硬盘与CPU的关系示意图),从而,硬盘通过南桥、北桥后跟CPU进行数据交换,数据在读写过程中的传输时延大。
技术实现思路
本专利技术实施例提供一种存储装置,可以降低系统从存储装置读写数据的传输时延。第一方面,本专利技术实施例提供一种存储装置,包括:至少一块印刷线路板PCB和一个双数据速率DDR接口,每块PCB上放置有控制器和存储颗粒,所述存储颗粒与所述控制器连接,所述控制器通过DDR总线与所述DDR接口连接,所述DDR接口放置在其中一块PCB上;所述DDR总线中的DDR数据线由每个控制器对应的DDR数据线组成;所述DDR接口用于与CPU所在主板上的DDR插座连接;其中,每个控制器对应的DDR数据线位数小于所述DDR插座提供的DDR数据线位数;所述控制器接收所述CPU发送的控制信号,并根据所述控制信号从所述存储颗粒读取和/或写入目标数据。结合第一方面,在第一方面的第一种可能的实现方式中,所述每个控制器对应的DDR数据线位数为8位。结合第一方面或第一方面的第一种可能的实现方式,在第一方面的第二种可能的实现方式中,所述存储颗粒包括闪存芯片、磁性随机存储器MRAM、相变随机存储器PRAM和阻变存储器RRAM中的任意一种存储介质。结合第一方面,在第一方面的第三种可能的实现方式中,若所述至少一块印刷线路板PCB的块数为n块,n≥2,n为整数,所述存储装置还包括n-1块柔性板,相邻的两块PCB通过所述柔性板进行电气连接,其中,所述两块PCB上的控制器通过所述柔性板连接。结合第一方面,在第一方面的第四种可能的实现方式中,若所述至少一块印刷线路板PCB的块数为n块,n≥2,n为整数,所述存储装置还包括n-1个连接器,相邻的两块PCB通过所述连接器进行电气连接,其中,所述两块PCB上的控制器通过所述连接器连接。结合第一方面,在第一方面的第五种可能的实现方式中,若所述至少一块印刷线路板PCB的块数为n块,n≥2,n为整数,所述存储装置还包括n-1块PCB子板,相邻的两块PCB通过所述PCB子板进行电气连接,其中,所述两块PCB上的控制器通过所述PCB子板连接。结合第一方面的第三种至第五种中的任意一种可能的实现方式,在第一方面的第六种可能的实现方式中,所述存储装置还包括散热材料,所述散热材料设置在相邻的两块PCB之间。结合第一方面、第一方面的第一种可能的实现方式、第一方面的第三种至第五种中的任意一种可能的实现方式,在第一方面的第七种可能的实现方式中,所述DDR接口包括DDR3和DDR4。结合第一方面的第七种可能的实现方式,在第一方面的第八种可能的实现方式中,所述存储装置还包括外壳,所述至少一块印刷线路板PCB、所述控制器和所述存储颗粒设置于所述外壳内部,所述DDR接口设置于所述外壳中。结合第一方面,在第一方面的第九种可能的实现方式中,所述存储颗粒通过开放式闪存接口ONFI总线与所述控制器连接。实施本专利技术实施例,存储装置包括至少一块印刷线路板PCB和一个双数据速率DDR接口,每块PCB上放置有控制器和存储颗粒,其中,存储颗粒与控制器连接,所述控制器通过DDR总线与DDR接口连接,DDR接口放置在其中一块PCB上;DDR总线中的DDR数据线由每个控制器对应的DDR数据线组成。采用本专利技术实施例,通过DDR接口与CPU所在主板上的DDR插座连接,从而,存储装置基于内存通道与CPU进行数据传输,可以降低系统从存储装置读写数据的传输时延;同时,存储装置中每个控制器对应的DDR数据线位数小于CPU所在主板上的DDR插座提供的DDR数据线位数,可以实现存储装置的可扩展式设计,提高设计存储装置的灵活性。附图说明为了更清楚地说明本专利技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本专利技术的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。图1a是现有技术提供的一种固态硬盘与CPU的关系示意图;图1是本专利技术实施例提供的一种存储装置的结构示意图;图1b是本专利技术实施例提供的一种存储装置与CPU的关系示意图;图2是本专利技术实施例提供的一种存储装置的另一结构示意图;图3是本专利技术实施例提供的一种存储装置的又一结构示意图;图3a是本专利技术实施例提供的一种存储装置的再一结构示意图;图3b是本专利技术实施例提供的一种存储装置的再一结构示意图;图3c是本专利技术实施例提供的一种存储装置的再一结构示意图。具体实施方式下面将结合本专利技术实施例中的附图,对本专利技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本专利技术的一部分实施例,而不是全部的实施例。基于本专利技术中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本专利技术保护的范围。请参见图1,图1是本专利技术实施例提供的一种存储装置的结构示意图,在本专利技术实施例中,该存储装置可以包括:至少一块印刷线路板(PrintedCircuitBoard,PCB)101、一个双数据速率(DoubleDataRate,DDR)接口102、控制器103和存储颗粒104。其中,每块印刷线路板上放置有控制器和存储颗粒,存储颗粒与控制器连接,控制器通过DDR总线与DDR接口连接,DDR接口放置在其中一块PCB上;所述DDR总线中的DDR数据线由每个控制器对应的DDR数据线组成,所述控制器接收所述CPU发送的控制信号,并根据所述控制信号从所述存储颗粒读取和/或写入目标数据;所述DDR接口用于与CPU所在主板上的DDR插座连接。从而,在计算机或服务器等设备上使用本专利技术实施例的存储装置时,可以将该存储装置中的DDR接口直接与CPU所在主板上的DDR插座连接即可。由于CPU所在主板上的DDR插座是用于连接内存的,因此,存储装置通过内存通道与CPU连接,CPU与该存储装置进行数据传输时,可有效降低系统从存储装置读写数据的传输时延,适用于连接在设备上充当硬盘使用。为方便理解,请参本文档来自技高网...
一种存储装置

【技术保护点】
一种存储装置,其特征在于,包括至少一块印刷线路板PCB和一个双数据速率DDR接口,每块PCB上放置有控制器和存储颗粒,所述存储颗粒与所述控制器连接,所述控制器通过DDR总线与所述DDR接口连接,所述DDR接口放置在其中一块PCB上;所述DDR总线中的DDR数据线由每个控制器对应的DDR数据线组成;所述DDR接口用于与CPU所在主板上的DDR插座连接;其中,每个控制器对应的DDR数据线位数小于所述DDR插座提供的DDR数据线位数;所述控制器接收所述CPU发送的控制信号,并根据所述控制信号从所述存储颗粒读取和/或写入目标数据。

【技术特征摘要】
1.一种存储装置,其特征在于,包括至少两块印刷线路板PCB,还包括一个双数据速率DDR接口,每块PCB上放置有控制器和存储颗粒,所述存储颗粒与所述控制器连接,所述控制器通过DDR总线与所述DDR接口连接,所述DDR接口放置在其中一块PCB上;所述DDR总线中的DDR数据线由每个控制器对应的DDR数据线组成;所述DDR接口用于与CPU所在主板上的DDR插座连接;其中,每个控制器对应的DDR数据线位数为小于所述DDR插座提供的DDR数据线位数的任意位数;所述控制器接收所述CPU发送的控制信号,并根据所述控制信号从所述存储颗粒读取和/或写入目标数据。2.如权利要求1所述的存储装置,其特征在于,所述每个控制器对应的DDR数据线位数为8位。3.如权利要求1或2所述的存储装置,其特征在于,所述存储颗粒包括闪存芯片、磁性随机存储器MRAM、相变随机存储器PRAM和阻变存储器RRAM中的任意一种存储介质。4.如权利要求1所述的存储装置,其特征在于,若所述至少两块印刷线路板PCB的块数为n块,n≥2,n为整数,所述存储装置还包括n-1块柔性板,相邻的两块PCB通过所述柔性板进行电气连接,其中,所述相邻的两块PCB上的控...

【专利技术属性】
技术研发人员:蔡远彬欧康华柳树要
申请(专利权)人:杭州华为数字技术有限公司
类型:发明
国别省市:浙江;33

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1