反射内存卡的内存访问装置及方法制造方法及图纸

技术编号:11388001 阅读:120 留言:0更新日期:2015-05-02 00:10
反射内存卡的内存访问装置及方法,属于反射内存领域。本发明专利技术为了解决现有的反射内存卡在研究和应用方面受到严重限制的问题,也是为了满足国内对反射内存相关产品的需求。本发明专利技术通过串行通讯接口模块、PCI接口模块、反射内存模块和光纤接口模块之间的数据传输,实现了反射内存卡的反射内存访问装置。反射内存模块包括DDR2存储器和FPGA模块;光纤接口模块包括数据转换模块和光纤收发模块。其中FPGA模块为本发明专利技术的创新之处。通过对内存写处理模块、内存读处理模块、读写时序逻辑模块、DDR控制器、初始化模块和刷新计数器的构建,完成了FPGA模块的设计,对内存写处理模块和内存读处理模块的进一步搭建,完成了整个反射内存访问装置的搭建。本发明专利技术适用于内存访问。

【技术实现步骤摘要】
反射内存卡的内存访问装置及方法
本专利技术涉及一种反射内存卡的内存访问装置及方法,属于反射内存领域。
技术介绍
反射内存系类产品在国外的研究和应用十分广泛,在国内此类产品正在不断地应用在实时通讯系统的各个方面,例如半实物仿真系统、实时数据保存系统和实时测试系统等。在国内的研究中,主要采用国外现成的反射内存产品组成反射内存网,价格昂贵、成本高,而且在应用上受到权限的限制。目前国内对反射内存管理技术的研究和应用比较少,自主设计反射内存相关产品则更少。因此,研发设计反射内存相关产品是非常必要的。
技术实现思路
本专利技术为了解决现有的反射内存卡在研究和应用方面受到严重限制的问题,也是为了满足国内对反射内存相关产品的需求。提出了反射内存卡的内存访问装置及方法。反射内存卡的内存访问装置,它包括串行通讯接口模块、PCI接口模块;它还包括反射内存模块和光纤接口模块;反射内存模块包括DDR2存储器和FPGA模块;光纤接口模块包括数据转换模块和光纤收发模块;DDR2存储器,用于与FPGA模块实现数据交互;FPGA模块,用于与PCI接口模块实现上位机数据/命令的数据交互;还用于与数据转换模块实现反射内存网络本文档来自技高网...
反射内存卡的内存访问装置及方法

【技术保护点】
反射内存卡的内存访问装置,它包括串行通讯接口模块(2)、PCI接口模块(4);其特征在于,它还包括反射内存模块(1)和光纤接口模块(3);反射内存模块(1)包括DDR2存储器和FPGA模块;光纤接口模块(3)包括数据转换模块(31)和光纤收发模块(32);DDR2存储器,用于与FPGA模块实现数据交互;FPGA模块,用于与PCI接口模块(4)实现上位机数据/命令的数据交互;还用于与数据转换模块(31)实现反射内存网络数据的数据交互;还用于与串行通讯接口模块(2)实现串口通信数据的数据交互;数据转换模块(31),用于与光纤收发模块(32)实现数据交互;光纤收发模块(32),用于与光纤网络设备实现...

【技术特征摘要】
1.反射内存卡的内存访问装置,它包括串行通讯接口模块(2)、PCI接口模块(4);其特征在于,它还包括反射内存模块(1)和光纤接口模块(3);反射内存模块(1)包括DDR2存储器和FPGA模块;光纤接口模块(3)包括数据转换模块(31)和光纤收发模块(32);DDR2存储器,用于与FPGA模块实现数据交互;FPGA模块,用于与PCI接口模块(4)实现上位机数据/命令的数据交互;还用于与数据转换模块(31)实现反射内存网络数据的数据交互;还用于与串行通讯接口模块(2)实现串口通信数据的数据交互;数据转换模块(31),用于与光纤收发模块(32)实现数据交互;光纤收发模块(32),用于与光纤网络设备实现光电转换和串并转换;FPGA模块包括内存写处理模块(11)、内存读处理模块(12)、读写时序逻辑模块(13)、DDR控制器(14)、初始化模块(15)和刷新计数器(16);内存写处理模块(11),用于接收光纤接口模块(3)发送的数据/FIFO状态信号、串行通讯接口模块(2)发送的数据/FIFO状态信号、PCI接口模块(4)发送的数据/FIFO状态信号和PCI接口模块(4)发送的PCI地址信号,并对接收的信号进行写处理后输出地址信号和数据信号至读写时序逻辑模块(13);还用于与读写时序逻辑模块(13)之间实现写控制信号的数据交互;内存读处理模块(12),用于与串行通讯接口模块(2)之间实现读信号的数据交互;还用于与读写时序逻辑模块(13)之间实现读控制信号的数据交互;还用于接收读写时序逻辑模块(13)发送的数据信号、PCI接口模块(4)发送的PCI地址信号和PCI接口模块(4)发送的PCI控制信号,并对接收的信号进行读处理,并输出地址信号至读写时序逻辑模块(13)、输出数据/FIFO控制信号至串行通讯接口模块(2)、输出上位机数据至PCI接口模块(4);读写时序逻辑模块(13),用于对接收的内存写处理模块(11)发送的地址信号、数据信号、写控制信号、内存读处理模块(12)发送的地址信号和读控制信号进行读写时序逻辑处理后,输出控制信号至DDR2控制器(14);还用于与DDR2控制器(14)之间实现数据/地址信号的数据交互;DDR2控制器(14),用于与DDR2存储器之间实现数据/地址信号的数据交互,还用于接收初始化模块(15)发送的初始化信号、刷新计数器(16)发送的计数信号、读写时序逻辑模块(13)发送的控制信号,并对接收的信号进行处理后输出控制信号至DDR2存储器。2.根据权利要求1所述的反射内存卡的内存访问装置,其特征在于,所述内存写处理模块(11)包括写入仲裁模块(111)、拆封数据包模块(112)、地址多路开关模块(113)和数据多路开关模块(114);写入仲裁模块(111),用于接收光纤接口模块(3)发送的NET_FIFO状态信号、串行通讯接口模块(2)发送的IN_FIFO状态信号、PCI接口模块(4)发送的HOST_FIFO状态信号、读写时序逻辑模块(13)发送的写完成/写等待信号,并对接收的信号进行写入仲裁,并输出开关量信号至地址多路开关模块(113)和数据多路开关模块(114),还输出写使能信号至读写时序逻辑模块(13);拆封数据包模块(112),用于接收光纤接口模块(3)发送的地址/数据信号,并将接收的地址/数据信号进行拆封,并输出地址信号至地址多路开关模块(113),或输出数据信号至数据多路开关模块(114);地址多路开关模块(113),用于接收拆封数据包模块(112)发送的地址信号、PCI接口模块(4)发送的PCI地址信号,并输出地址信号至读写时序逻辑模块(13);数据多路开关模块(114),用于接收写入仲裁模块(111)发送的开关量信号、拆封数据包模块(112)发送的数据信号、PCI接口模块(4)发送的数据信号和串行通讯接口模块(2)发送的数据信号,并输出数据信号至读写时序逻辑模块(13)。3.根据权利要求1所述的反射内存卡的内存访问装置,其特征在于,内存读处理模块(12)包括读信号仲裁模块(121)和数据多路开关模块(122);读信号仲裁模块(121),用于实现串行通讯接口模块(2)的读使能/读等待/读完成信号之间的数据交互;还用于接收PCI接口模块(4)发送的读使能/读等待/读完成信号、读写时序逻辑模块(13)发送的读等待/读完成信号,并对接收的信号进行读仲裁后输出控制信号至数据多路开关模块(122),输出读使能信号至读写时序逻辑模块(13);数据多路开关模块(122),用于接收读信号仲裁(121)发送的控制的控制信号和读时序逻辑模块(13)发送的数据信号,并输出数据信号至PCI接口模块(4)、输出数据/FIFO控制信号至串行通讯接口模块(2);PCI接口模块(4)的地址信号通过内存读处理模块(12)后直接传送至读写时序逻辑模块(13)。4.反射内存卡的内存访问方法,其特征在于,它包括:用于与FPGA模块实现数据交互的步骤;用于与PCI接口模块(4)实现上位机数据/命令的数据交互的步骤;还用于与数据转换模块(31)实现反射内存网络数据的数据交互的步骤;还用于与串行通讯接口模块(2)实现串口通信数据的数据交互的步骤;用于与光纤收发模块(32)实现数据交互的步骤;用于与光纤网络设备实...

【专利技术属性】
技术研发人员:魏长安赵嘉宇许永辉孙超姜守达
申请(专利权)人:哈尔滨工业大学
类型:发明
国别省市:黑龙江;23

网友询问留言 已有0条评论
  • 还没有人留言评论。发表了对其他浏览者有用的留言会获得科技券。

1